期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
6-T CMOS SRAM单元稳定性分析及设计优化 被引量:2
1
作者 蔡洁明 魏敬和 +2 位作者 刘士全 胡水根 印琴 《半导体技术》 CAS CSCD 北大核心 2015年第4期261-272,共12页
介绍了一种由两个交叉耦合反向器构成的6-晶体管(6-T)存储单元的噪声容限分析方法。对6-T CMOS SRAM单元的稳定性作了分析及仿真。借助SPICE和MATLAB工具,对存储单元在数据保持和数据读取时的稳定性、数据写入过程中的可靠性及其之间的... 介绍了一种由两个交叉耦合反向器构成的6-晶体管(6-T)存储单元的噪声容限分析方法。对6-T CMOS SRAM单元的稳定性作了分析及仿真。借助SPICE和MATLAB工具,对存储单元在数据保持和数据读取时的稳定性、数据写入过程中的可靠性及其之间的关系进行了深入研究。对可能影响噪声容限的因素,如单元比、上拉比、MOS管的阈值电压、位线预充电压、电源电压以及温度进行了仿真讨论,并从中得到合适的电路设计参数。流片结果表明,理论分析与实测数据相符。分析数据对基于CSMC 0.5μm CMOS工艺的SRAM电路设计优化具有指导作用。 展开更多
关键词 6-t存储单元 噪声容限 读稳定性 写可靠性 设计优化
下载PDF
一种使用浮动电源线嵌入式超低功耗SRAM的设计
2
作者 李天阳 石乔林 +1 位作者 田海燕 薛忠杰 《江南大学学报(自然科学版)》 CAS 2006年第6期688-692,共5页
为了解决存储单元的亚阈值泄漏电流问题,分析了在深亚微米下静态随机存储器(SRAM)6-T存储单元静态功耗产生的原因,提出了一种可以有效减小SRAM静态功耗浮动电源线的结构,并分析在此结构下最小与最优的单元数据保持电压;最后设计出SRAM... 为了解决存储单元的亚阈值泄漏电流问题,分析了在深亚微米下静态随机存储器(SRAM)6-T存储单元静态功耗产生的原因,提出了一种可以有效减小SRAM静态功耗浮动电源线的结构,并分析在此结构下最小与最优的单元数据保持电压;最后设计出SRAM的一款适用于此结构的高速低功耗灵敏放大器电路.仿真测试表明,使用浮动结构的SRAM的静态功耗较正常结构SRAM的静态功耗大大减小. 展开更多
关键词 6-t单元 亚阈值电流 静态随机存储器 静态功耗 浮动电源线
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部