期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
6-T CMOS SRAM单元稳定性分析及设计优化
被引量:
2
1
作者
蔡洁明
魏敬和
+2 位作者
刘士全
胡水根
印琴
《半导体技术》
CAS
CSCD
北大核心
2015年第4期261-272,共12页
介绍了一种由两个交叉耦合反向器构成的6-晶体管(6-T)存储单元的噪声容限分析方法。对6-T CMOS SRAM单元的稳定性作了分析及仿真。借助SPICE和MATLAB工具,对存储单元在数据保持和数据读取时的稳定性、数据写入过程中的可靠性及其之间的...
介绍了一种由两个交叉耦合反向器构成的6-晶体管(6-T)存储单元的噪声容限分析方法。对6-T CMOS SRAM单元的稳定性作了分析及仿真。借助SPICE和MATLAB工具,对存储单元在数据保持和数据读取时的稳定性、数据写入过程中的可靠性及其之间的关系进行了深入研究。对可能影响噪声容限的因素,如单元比、上拉比、MOS管的阈值电压、位线预充电压、电源电压以及温度进行了仿真讨论,并从中得到合适的电路设计参数。流片结果表明,理论分析与实测数据相符。分析数据对基于CSMC 0.5μm CMOS工艺的SRAM电路设计优化具有指导作用。
展开更多
关键词
6
-t
存储
单元
噪声容限
读稳定性
写可靠性
设计优化
下载PDF
职称材料
一种使用浮动电源线嵌入式超低功耗SRAM的设计
2
作者
李天阳
石乔林
+1 位作者
田海燕
薛忠杰
《江南大学学报(自然科学版)》
CAS
2006年第6期688-692,共5页
为了解决存储单元的亚阈值泄漏电流问题,分析了在深亚微米下静态随机存储器(SRAM)6-T存储单元静态功耗产生的原因,提出了一种可以有效减小SRAM静态功耗浮动电源线的结构,并分析在此结构下最小与最优的单元数据保持电压;最后设计出SRAM...
为了解决存储单元的亚阈值泄漏电流问题,分析了在深亚微米下静态随机存储器(SRAM)6-T存储单元静态功耗产生的原因,提出了一种可以有效减小SRAM静态功耗浮动电源线的结构,并分析在此结构下最小与最优的单元数据保持电压;最后设计出SRAM的一款适用于此结构的高速低功耗灵敏放大器电路.仿真测试表明,使用浮动结构的SRAM的静态功耗较正常结构SRAM的静态功耗大大减小.
展开更多
关键词
6-t单元
亚阈值电流
静态随机存储器
静态功耗
浮动电源线
下载PDF
职称材料
题名
6-T CMOS SRAM单元稳定性分析及设计优化
被引量:
2
1
作者
蔡洁明
魏敬和
刘士全
胡水根
印琴
机构
中国电子科技集团公司第五十八研究所
出处
《半导体技术》
CAS
CSCD
北大核心
2015年第4期261-272,共12页
文摘
介绍了一种由两个交叉耦合反向器构成的6-晶体管(6-T)存储单元的噪声容限分析方法。对6-T CMOS SRAM单元的稳定性作了分析及仿真。借助SPICE和MATLAB工具,对存储单元在数据保持和数据读取时的稳定性、数据写入过程中的可靠性及其之间的关系进行了深入研究。对可能影响噪声容限的因素,如单元比、上拉比、MOS管的阈值电压、位线预充电压、电源电压以及温度进行了仿真讨论,并从中得到合适的电路设计参数。流片结果表明,理论分析与实测数据相符。分析数据对基于CSMC 0.5μm CMOS工艺的SRAM电路设计优化具有指导作用。
关键词
6
-t
存储
单元
噪声容限
读稳定性
写可靠性
设计优化
Keywords
6
-t
SRAM cell
noise margin
read stability
write ability
design optimization
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
一种使用浮动电源线嵌入式超低功耗SRAM的设计
2
作者
李天阳
石乔林
田海燕
薛忠杰
机构
江南大学信息工程学院
中国电子科技集团公司第
出处
《江南大学学报(自然科学版)》
CAS
2006年第6期688-692,共5页
基金
国防科技重点实验室基金项目(51433020105DZ6801)
文摘
为了解决存储单元的亚阈值泄漏电流问题,分析了在深亚微米下静态随机存储器(SRAM)6-T存储单元静态功耗产生的原因,提出了一种可以有效减小SRAM静态功耗浮动电源线的结构,并分析在此结构下最小与最优的单元数据保持电压;最后设计出SRAM的一款适用于此结构的高速低功耗灵敏放大器电路.仿真测试表明,使用浮动结构的SRAM的静态功耗较正常结构SRAM的静态功耗大大减小.
关键词
6-t单元
亚阈值电流
静态随机存储器
静态功耗
浮动电源线
Keywords
6
-t
cell
subthreshold leakage current, SRAM; standby power, floating power rails
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
6-T CMOS SRAM单元稳定性分析及设计优化
蔡洁明
魏敬和
刘士全
胡水根
印琴
《半导体技术》
CAS
CSCD
北大核心
2015
2
下载PDF
职称材料
2
一种使用浮动电源线嵌入式超低功耗SRAM的设计
李天阳
石乔林
田海燕
薛忠杰
《江南大学学报(自然科学版)》
CAS
2006
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部