期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于65nm CMOS工艺的毫米波正交上变频混频器设计
1
作者 金宁彬 文进才 《微电子学与计算机》 2023年第2期146-154,共9页
针对射频发射机中镜像干扰信号难以滤除的问题,基于65 nm CMOS工艺设计了一款应用于5G毫米波通信的宽带正交上变频混频器.电路核心部分采用了改进的吉尔伯特混频器结构,通过电流复用跨导级和负阻技术来提高混频器的转换增益.在混频器射... 针对射频发射机中镜像干扰信号难以滤除的问题,基于65 nm CMOS工艺设计了一款应用于5G毫米波通信的宽带正交上变频混频器.电路核心部分采用了改进的吉尔伯特混频器结构,通过电流复用跨导级和负阻技术来提高混频器的转换增益.在混频器射频输出端,基于变压器巴伦,设计了面积小、结构简单的信号合成电路,用于四路射频信号到单端信号的转换以及输出端阻抗匹配.同时,在本振输入端,设计了差分正交耦合器生成四路正交本振信号.仿真结果显示,正交上变频混频器电路在35~45 GHz频率范围内,实现了最大4.53 dB的转换增益.输出1 dB压缩点达到3.25 dBm,镜像抑制度在20 dB以上,本振到射频的端口隔离度在27 dB以上.无源电路的小型化设计使得芯片的总面积仅为0.327mm^(2).在1.2V的直流偏置电压下,芯片功耗仅为28.6 mW. 展开更多
关键词 毫米波 正交上变频混频器 65nm cmos 耦合器
下载PDF
基于65nm CMOS工艺的2阶温度补偿全CMOS电压基准源 被引量:3
2
作者 杨晗 侯晨琛 +2 位作者 钟泽 谢家志 廖书丹 《微电子学》 CAS 北大核心 2021年第1期1-4,共4页
采用65 nm CMOS工艺,设计了一种基于MOS亚阈区特性的全CMOS结构电压基准源。首先利用工作在亚阈值区NMOS管的栅源电压间的差值得到具有特定2阶温度特性的CTAT电压,该CTAT电压的2阶温度特性与PTAT电压2阶温度特性的弯曲方向相反。再通过... 采用65 nm CMOS工艺,设计了一种基于MOS亚阈区特性的全CMOS结构电压基准源。首先利用工作在亚阈值区NMOS管的栅源电压间的差值得到具有特定2阶温度特性的CTAT电压,该CTAT电压的2阶温度特性与PTAT电压2阶温度特性的弯曲方向相反。再通过电流镜技术实现CTAT电压和PTAT电压求和,最终得到具有2阶温度补偿效果的基准输出电压。仿真结果表明,电路可工作在1.1 V到1.5 V电压范围内;在-55℃~160℃范围内,电压基准的温度系数可达5.9×10^(-6)/℃;在1.2 V电源电压下,电路的静态功耗和输出电压值分别为10μW和273.5 mV。 展开更多
关键词 65 nm cmos工艺 亚阈区 电流镜技术 2阶温度补偿
下载PDF
一种用于北斗卫星导航的射频接收前端芯片 被引量:5
3
作者 刘晓玲 王文豪 +3 位作者 刘玲 张智 熊智 姜丹丹 《半导体技术》 CAS 北大核心 2022年第5期397-402,共6页
基于65 nm CMOS工艺设计了应用于北斗卫星导航系统的射频接收前端芯片,该射频接收前端集成了低噪声放大器、混频器、可变增益放大器、带隙基准源、偏置电路等模块。核心电路模块采用共源共栅结构低噪声放大器及双平衡吉尔伯特下变频混... 基于65 nm CMOS工艺设计了应用于北斗卫星导航系统的射频接收前端芯片,该射频接收前端集成了低噪声放大器、混频器、可变增益放大器、带隙基准源、偏置电路等模块。核心电路模块采用共源共栅结构低噪声放大器及双平衡吉尔伯特下变频混频器。测试结果表明,当输入射频频率覆盖北斗导航信号B3(1268.52 MHz)和B1(1561.098 MHz)时,该射频接收前端输出中频频率分别为15.5 MHz和16 MHz,增益分别在(41±1)dB和(39±1)dB波动,噪声系数分别在(3.6±0.2)dB和(3.9±0.3)dB波动。在3 V工作电压下,射频接收前端的整体功耗为120 mW,芯片面积为3.55 mm×3.35 mm,满足北斗卫星导航接收终端高集成度、低功耗及低噪声的应用需求。 展开更多
关键词 北斗卫星导航 65nm cmos 射频接收前端 低功耗 低噪声
下载PDF
Low noise frequency synthesizer with self-calibrated voltage controlled oscillator and accurate AFC algorithm 被引量:2
4
作者 秦鹏 李金波 +2 位作者 康健 李小勇 周健军 《Journal of Semiconductors》 EI CAS CSCD 2014年第9期131-135,共5页
A low noise phase locked loop (PLL) frequency synthesizer implemented in 65 nm CMOS technology is introduced. A VCO noise reduction method suited for short channel design is proposed to minimize PLL output phase noi... A low noise phase locked loop (PLL) frequency synthesizer implemented in 65 nm CMOS technology is introduced. A VCO noise reduction method suited for short channel design is proposed to minimize PLL output phase noise. A self-calibrated voltage controlled oscillator is proposed in cooperation with the automatic frequency calibration circuit, whose accurate binary search algorithm helps reduce the VCO tuning curve coverage, which reduces the VCO noise contribution at PLL output phase noise. A low noise, charge pump is also introduced to extend the tuning voltage range of the proposed VCO, which further reduces its phase noise contribution. The frequency synthesizer generates 9.75-11.5 GHz high frequency wide band local oscillator (LO) carriers. Tested 11.5 GHz LO bears a phase noise of-104 dBc/Hz at 1 MHz frequency offset. The total power dissipation of the proposed frequency synthesizer is 48 mW. The area of the proposed frequency synthesizer is 0.3 mm^2, including bias circuits and buffers. 展开更多
关键词 65 nm cmos self-calibrated VCO accurate AFC search algorithm low noise frequency synthesizer charge pump
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部