-
题名一种高压缩Wallace树的快速乘法器设计
被引量:7
- 1
-
-
作者
朱鑫标
施隆照
-
机构
福州大学物理与信息工程学院
-
出处
《微电子学与计算机》
CSCD
北大核心
2013年第2期46-49,共4页
-
文摘
介绍了一种32位有符号/无符号乘法器.该乘法器采用改进的Booth编码减少了部分积个数,并通过符号扩展的优化,减少中间资源消耗,对部分积进行统一的符号操作,简化了程序设计的复杂性.采用了7:2压缩结构的Wallace树及64位Brent Kung树结构超前进位加法器,有效地提高了乘法器计算速度.整个设计采用Verilog语言编写,通过Modelsim仿真验证设计功能的正确性.采用Synopsys的Design Compiler进行基于SMIC的0.18微米标准库的综合并得到性能参数.
-
关键词
乘法器
7压缩器
WALLACE树
Brent
Kung树
BOOTH算法
-
Keywords
multiplier
7.- 2 compressor
Wallace tree
Brent Kung
Booth algorithm
-
分类号
TN79
[电子电信—电路与系统]
-
-
题名基于优化电路的高性能乘法器设计
被引量:4
- 2
-
-
作者
应琦钢
郑丹丹
何乐年
-
机构
浙江大学超大规模集成电路研究所
-
出处
《微电子学与计算机》
CSCD
北大核心
2011年第4期52-56,共5页
-
基金
国家自然科学基金项目(60720106003)
浙江大学基本科研业务费专项项目(KYJD09012)
-
文摘
为了提高二进制乘法器的速度并降低其功耗,在乘法器的部分积产生模块采用了改进的基4Booth编码和部分积产生电路并在部分积压缩模块应用了7∶3压缩器电路,设计并实现了一种高性能的33×28二进制乘法器.在TSMC 90 nm工艺和0.9 V工作电压下,仿真结果与Synopsys公司module compiler生成的乘法器相比,部分积产生电路速度提高34%,7∶3压缩器和其他压缩器的结合使用减少了约一级全加器的延时,整体乘法器速度提高约17.7%.
-
关键词
BOOTH编码
部分积压缩
7:3压缩器
-
Keywords
Booth encoder
partial products generate
7 : 3 compressor
-
分类号
TP31
[自动化与计算机技术—计算机软件与理论]
-