期刊文献+
共找到58篇文章
< 1 2 3 >
每页显示 20 50 100
8 bit量化误差对正弦参数拟合影响的误差界 被引量:1
1
作者 梁志国 《计量学报》 CSCD 北大核心 2022年第3期306-317,共12页
针对量化误差对四参数正弦拟合带来的误差影响,分别在有效位数、幅度、频率、初始相位和直流分量5项参数上进行了拟合误差界的搜索。选取的条件变量分别是幅度、序列所含波形的周波数、初始相位、直流分量以及序列数据点数。以两两联动... 针对量化误差对四参数正弦拟合带来的误差影响,分别在有效位数、幅度、频率、初始相位和直流分量5项参数上进行了拟合误差界的搜索。选取的条件变量分别是幅度、序列所含波形的周波数、初始相位、直流分量以及序列数据点数。以两两联动的双条件组合方式进行误差界搜索,获得了上述5项参数的误差界随不同条件变化而变化的曲线规律,筛分出了显著影响量和不显著影响量,以及明确的误差上界和下界。该结果可用于拟合参数的误差和不确定度估计,也可以在设定拟合误差和不确定度情况下,选择测量条件。 展开更多
关键词 计量学 正弦波 参数拟合 8 bit 误差 量化
下载PDF
一种基于8 bit CPU核的混合SoC验证平台的设计(英文) 被引量:1
2
作者 虞致国 魏敬和 《电子器件》 CAS 2009年第3期586-591,共6页
提出了一种基于8 bit CPU的混合信号SoC的验证平台。该平台能够完成IP模块验证、软硬件协同验证、混合验证等关键验证流程。该验证平台已经成功地应用在某混合信号SoC的设计上,并在0.35μm CMOS工艺上进行了实现。该验证平台对其它混合... 提出了一种基于8 bit CPU的混合信号SoC的验证平台。该平台能够完成IP模块验证、软硬件协同验证、混合验证等关键验证流程。该验证平台已经成功地应用在某混合信号SoC的设计上,并在0.35μm CMOS工艺上进行了实现。该验证平台对其它混合SoC设计具有一定的参考作用。 展开更多
关键词 混合SoC 验证平台 8位CPU核 数模混合仿真
下载PDF
基于JESD204B协议高速并行8bit/10bit解码电路设计 被引量:2
3
作者 万书芹 陈婷婷 +2 位作者 陶建中 蒋颖丹 朱夏冰 《半导体技术》 CAS 北大核心 2021年第8期604-610,622,共8页
提出了一种高速低延时8 bit/10 bit解码电路结构,采用四路并行通道同时处理输入数据,每一路具有K码检测、输入数据查错功能,能够在输入四路10 bit数据后的一个时钟周期内正确完成解码。所设计的解码电路通过搭建的通用验证方法学系统完... 提出了一种高速低延时8 bit/10 bit解码电路结构,采用四路并行通道同时处理输入数据,每一路具有K码检测、输入数据查错功能,能够在输入四路10 bit数据后的一个时钟周期内正确完成解码。所设计的解码电路通过搭建的通用验证方法学系统完成系统级功能验证,并基于65 nm工艺库进行综合、布局和布线,解码电路的面积为1 449μm^(2)。后仿真结果显示,解码电路的最高工作频率达415 MHz,四路可支持最高16.6 Gibit/s的串行数据传输速率,满足JESD204B协议标准推荐的最高传输速率12.5 Gibit/s的要求。将该解码电路用于支持JESD204B协议的高速数模转换器电路中,经测试,其传输速率最高达10.5 Gibit/s。 展开更多
关键词 8 bit/10 bit 并行解码 低延时 JESD204B协议 串行解串器
下载PDF
基于TSMC180nm工艺的8位电压型数模转换器设计
4
作者 胡含涛 高超嵩 +1 位作者 孙向明 朴红光 《中阿科技论坛(中英文)》 2024年第8期96-102,共7页
基于TSMC180nm的1P6M标准互补金属氧化物半导体(CMOS)工艺,文章设计了一款8位分辨率的R-2R阶梯架构电压型数模转换器(DAC)。为了降低电阻失配对DAC性能的影响,该DAC采用了传输门结构开关,并通过后仿真与实际测试对其性能进行了对比分析... 基于TSMC180nm的1P6M标准互补金属氧化物半导体(CMOS)工艺,文章设计了一款8位分辨率的R-2R阶梯架构电压型数模转换器(DAC)。为了降低电阻失配对DAC性能的影响,该DAC采用了传输门结构开关,并通过后仿真与实际测试对其性能进行了对比分析。测试结果表明,在1.8V电源供电下,总版图面积为820μm×820μm,DAC总功耗为91.8μW,其最大转换速率达250M采样次数/s,微分非线性误差(D_(NL))和积分非线性误差(I_(NL))的最大绝对值分别为0.32LSB和0.52LSB。 展开更多
关键词 数模转换器 8位分辨率 180nm工艺 R-2R阶梯型
下载PDF
基于8bit微处理器码流回放机
5
作者 张巍 于振生 《电子测量技术》 2003年第6期59-60,共2页
以8bit微处理器为主控芯片构建高清码流回放机。本文介绍了高清码流的TS(传输流)结构,回放机的系统构成以及CPLD对TS处理过程。
关键词 8bit微处理器 码流回放机 传输流 CPLD FIFO
下载PDF
以《超级马里奥》等为例对8bit游戏音乐进行小型室内乐改编的尝试
6
作者 黄琳雅 吴霜 《音乐传播》 2019年第2期140-145,166,共7页
8bit经典游戏的音乐伴随着游戏本身的成功而广为传播,已成为大众特别是一代青少年群体熟悉的音乐作品.通过尝试对《超级马里奥》《魂斗罗》《松鼠大作战》等游戏的音乐进行改编,可以深入认识到以室内乐形式创造性地表现原本听感较为清... 8bit经典游戏的音乐伴随着游戏本身的成功而广为传播,已成为大众特别是一代青少年群体熟悉的音乐作品.通过尝试对《超级马里奥》《魂斗罗》《松鼠大作战》等游戏的音乐进行改编,可以深入认识到以室内乐形式创造性地表现原本听感较为清冷的早期"芯片音乐"时需要注意的一些层面,并且初步验证这种改编在艺术上的可行性与合理性.另外,用改编著名游戏音乐的形式来传播古典音乐文化的做法也值得我们积极看待. 展开更多
关键词 游戏音乐 8bit音乐 音乐改编 电子音乐 室内乐
下载PDF
基于恒包络调制的CE-OFDM-8+8APSK-LFM雷达卫星通信一体化波形设计 被引量:1
7
作者 马启成 卢建斌 +1 位作者 叶鑫 史慧成 《无线电工程》 北大核心 2023年第12期2927-2935,共9页
在实际的星地通信环境中,为了更好地适应具有非线性特征的卫星通信信道和提高传统卫星通信信号的频谱利用率,在16PSK和16QAM通信信号的基础上设计了8+8APSK-LFM雷达通信一体化脉冲信号。为了更好地对抗多径延时扩展和频率选择性衰落,引... 在实际的星地通信环境中,为了更好地适应具有非线性特征的卫星通信信道和提高传统卫星通信信号的频谱利用率,在16PSK和16QAM通信信号的基础上设计了8+8APSK-LFM雷达通信一体化脉冲信号。为了更好地对抗多径延时扩展和频率选择性衰落,引入正交频分复用(OFDM)技术设计了OFDM-8+8APSK-LFM雷达通信一体化脉冲信号。为了彻底解决OFDM系统存在峰均功率比过高的问题和实现雷达通信一体化脉冲信号的恒模传输,引入恒包络(Constant Envelope,CE)技术设计了CE-OFDM-8+8APSK-LFM雷达通信一体化脉冲信号。误码率仿真结果表明,在信噪比为6 dB时,16PSK-LFM雷达通信一体化脉冲信号的误码率大约为8+8APSK-LFM雷达通信一体化脉冲信号的3.3倍。模糊函数仿真结果表明,OFDM-8+8APSK-LFM雷达通信一体化脉冲信号的鲁棒性强于8+8APSK-LFM雷达通信一体化脉冲信号,CE技术可以有效提高信号的距离和速度分辨率性能。设计的3个雷达卫星通信一体化脉冲信号能够较好地满足星地通信和雷达探测的需要。 展开更多
关键词 8+8APSK-LFM 正交频分复用 恒包络 误码率 雷达模糊函数
下载PDF
多路可编程PWM设计——精简地址线、8/16bits单片机接口方案
8
作者 陈远金 汪健 《集成电路通讯》 2009年第1期39-45,共7页
本文设计的PWM芯片主要服务于某H桥驱动电机控制电路。主要对PWM的结构设计,电路仿真综合,FPGA验证进行的相关工作进行介绍。
关键词 PWM 可编程 精简地址线 8/16bits接口
下载PDF
轻量级GUI在8位嵌入式系统中的应用研究 被引量:2
9
作者 冉全 吕贇 《微计算机信息》 北大核心 2008年第11期19-20,37,共3页
针对在小资源8位嵌入式系统中使用轻量级GUI进行图形界面的开发进行了讨论,详细分析了ZLG/GUI的特点、配置和优化过程。实践证明,在满足速度要求的前提下,ZLG/GUI适合以单片机为主的8位嵌入式系统,作为简单功能的图形用户界面开发平台。
关键词 8位嵌入式系统 ZLG/GUI LCD模块 显示缓冲
下载PDF
8位8通道模数转换芯片MAX118及其应用 被引量:5
10
作者 王建 陈旭力 杨晓梅 《仪表技术与传感器》 CSCD 北大核心 2001年第5期34-36,共3页
文中阐述了MAX118的性能以及工作原理 ,分析了其工作时序 ,给出了标准读数方式及流水线读数方式两种操作方式下MAX118与 80 5 1单片机的硬件接口 ,同时给出了软件编程方法。
关键词 模数转换芯片 读数方式 单片机
下载PDF
基于P89LPC938单片机的低压断路器智能脱扣器 被引量:2
11
作者 江凯 胡贵池 +3 位作者 李文龙 马天才 李帅 尤著宏 《仪表技术》 2008年第5期30-31,34,共3页
设计一种基于P89LPC938单片机的低压断路器智能脱扣器,实现了集测量、监视、保护、控制、通信功能为一体。阐述了系统硬件设计和软件设计。其精度高、实时性好、三段保护特性整定值容易修改、通信能力强,采用了I2C总线键盘接口芯片,扩... 设计一种基于P89LPC938单片机的低压断路器智能脱扣器,实现了集测量、监视、保护、控制、通信功能为一体。阐述了系统硬件设计和软件设计。其精度高、实时性好、三段保护特性整定值容易修改、通信能力强,采用了I2C总线键盘接口芯片,扩展了键盘接口,扩大了脱扣器整定量程。 展开更多
关键词 低压断路器智能脱扣器 P89LPC938单片机 I2C总线键盘接口芯片 脱扣特性
下载PDF
10 Gbit/s PRBS tester implemented in FPGA 被引量:1
12
作者 苗澎 王志功 《Journal of Southeast University(English Edition)》 EI CAS 2007年第4期516-519,共4页
The design of an FPGA( field programmable gate array) based programmable SONET (synchronous optical network) OC-192 10 Gbit/s PRBS (pseudo-random binary sequence) generator and a bit interleaved polarity 8 (BI... The design of an FPGA( field programmable gate array) based programmable SONET (synchronous optical network) OC-192 10 Gbit/s PRBS (pseudo-random binary sequence) generator and a bit interleaved polarity 8 (BIP-8) error detector is presented. Implemented in a parallel feedback configuration, this tester features PRBS generation of sequences with bit lengths of 2^7 - 1,2^10- 1,2^15 - 1,2^23 - land 2^31 - 1 for up to 10 Gbit/s applications with a 10 Gbit/s optical transceiver, via the SFI-4 (OC-192 serdes-framer interface). In the OC-192 frame alignment circuit, a dichotomy search algorithm logic which performs the functions of word alignment and STM-64/OC192 de-frame speeds up the frame sync logic and reduces circuit complexity greatly. The system can be used as a low cost tester to evaluate the performance of OC-192 devices and components, taking the replacement of precious commercial PRBS testers. 展开更多
关键词 bit interleaved polarity 8 BIP-8 synchronous digital hierarchy SDH FRAMER field programmable gate array (FPGA) pseudo-random binary sequence (PRBS)
下载PDF
光纤通道8B/10B编码的ASIC研究与设计 被引量:8
13
作者 唐兴 唐宁 《电子器件》 CAS 2011年第2期210-214,共5页
在目前的高速串行数据传输中广泛采用的是8B/10B编解码,为了达到简化实现结构,用于大规模集成电路的目的,研究了现有各种不同的8B/10B编解码的特点和内在相关性,并在此基础上介绍了用一种VHDL设计8B/1B编码逻辑描述的方法,将其设计成专... 在目前的高速串行数据传输中广泛采用的是8B/10B编解码,为了达到简化实现结构,用于大规模集成电路的目的,研究了现有各种不同的8B/10B编解码的特点和内在相关性,并在此基础上介绍了用一种VHDL设计8B/1B编码逻辑描述的方法,将其设计成专用集成电路或嵌入到FPGA中,构成一个逻辑运算量小,速度快,可靠性高的IP核,最后给出在Altera公司软件平台Quartus Ⅱ上进行的EDA综合仿真结果。该测试结果为采用本方法设计不同速率的超高速编解码芯片奠定了基础。 展开更多
关键词 8B/10B8B/10B(8bit/10bit)编解码 VHDL FPGA IP核
下载PDF
8位机嵌入式TCP通信速度的研究 被引量:4
14
作者 金小明 李英姿 +1 位作者 钱建强 李华 《电子测量技术》 2007年第7期67-70,共4页
TCP协议是TCP/IP协议簇的核心协议,也是TCP/IP协议簇中最复杂的协议。基于8位机的嵌入式TCP协议以太网通信已经有很多的范例,,但其实际的传输率远小于10M以太网的传输速率。针对此问题,本文在已有的8位机TCP协议以太网通信的硬件基础上... TCP协议是TCP/IP协议簇的核心协议,也是TCP/IP协议簇中最复杂的协议。基于8位机的嵌入式TCP协议以太网通信已经有很多的范例,,但其实际的传输率远小于10M以太网的传输速率。针对此问题,本文在已有的8位机TCP协议以太网通信的硬件基础上,应用网络监听软件Sniffer,监听TCP通信过程的数据包,分析TCP协议通信过程,并对其具体的时间消耗过程作了定量的分析,找出了其传输速率不高的关键,在此基础上,研究出一种提高系统性能、提高传输效率、同时又相对降低网络负担的新方案,实践明效果良好。 展开更多
关键词 8位单片机 TCP/IP协议簇 SNIFFER NAGLE算法 TCP包
下载PDF
6字0-1码借助8×8阵的编码变换
15
作者 张型岱 杨桂芹 李杰 《工科数学》 2001年第6期84-88,共5页
本文就 6字 0 -1码同序 8× 8阵的运动群以及此阵的更序群揭示 6字 0
关键词 同序 编码变换 运动群 更序群
下载PDF
低成本8位单片机控制的光电寻迹智能车 被引量:1
16
作者 牛俊英 《电子设计工程》 2011年第10期128-131,共4页
提出一种使用激光检测白底黑色跑道的寻迹智能车的软硬件设计方法,在硬件上设计了最小系统、主板、电机驱动、激光传感器模块、测速模块等电路,采用8位freescale单片机MC9S08AC16作为控制核心,使用低成本的红外传感器测速方案,采用14发... 提出一种使用激光检测白底黑色跑道的寻迹智能车的软硬件设计方法,在硬件上设计了最小系统、主板、电机驱动、激光传感器模块、测速模块等电路,采用8位freescale单片机MC9S08AC16作为控制核心,使用低成本的红外传感器测速方案,采用14发射、7接收"一"字型排开的激光传感器检测赛道信息,电机驱动采用"H"型双极性驱动电路。硬件设计上使用了适合8位单片机的枚举查表为主的舵机控制算法,而速度控制则为bang-bang控制与P算法控制相结合的方法。 展开更多
关键词 激光传感器 智能车 8位单片机 寻迹
下载PDF
基于8位微控制器的参数自调整模糊控制DC/DC变换器 被引量:1
17
作者 魏永州 梁冠安 邹德华 《通信电源技术》 2004年第2期1-3,共3页
提出了一种基于8位微控制器实现的用于控制DC/DC变换器输出电压的参数自调整模糊控制方法。用参数自调整的策略来优化常规模糊控制器,提高了DC/DC变换器的控制性能。实验结果表明,所提出的新控制方法不仅具有良好的控制性能,而且容易用... 提出了一种基于8位微控制器实现的用于控制DC/DC变换器输出电压的参数自调整模糊控制方法。用参数自调整的策略来优化常规模糊控制器,提高了DC/DC变换器的控制性能。实验结果表明,所提出的新控制方法不仅具有良好的控制性能,而且容易用成本较低的8位微处理器来实现。 展开更多
关键词 DC-DC变换器 模糊控制器 参数自调整 8位微处理器
下载PDF
一种适合8位单片机应用的人机界面设计 被引量:1
18
作者 胡永建 《机电工程技术》 2011年第2期27-30,103,共4页
针对8位单片机的局限性,给出了一种人机界面设计,该设计使用LPC2478作为MCU,可以实现彩色液晶屏显示、按键及触摸屏控制、数字I/O控制、数据存储等功能,特别适合专业领域的产品开发;同时给出了一个干体温度校验炉的应用实例。
关键词 人机界面 8位单片机 LPC2478 SCPI
下载PDF
基于FPGA的16位宽加载电路的8位宽加载方法 被引量:1
19
作者 刘沛文 虞亚君 《电子与封装》 2020年第10期42-46,共5页
SRAM型FPGA具有掉电易失性,因此上电后需要从外部存储单元加载配置文件才能实现相应功能。分析了FPGA的配置过程和配置文件(bitstream文件)的结构,同时针对其并行加载电路,提出了一种方法,在不改变16位宽加载电路硬件的情况下,通过对文... SRAM型FPGA具有掉电易失性,因此上电后需要从外部存储单元加载配置文件才能实现相应功能。分析了FPGA的配置过程和配置文件(bitstream文件)的结构,同时针对其并行加载电路,提出了一种方法,在不改变16位宽加载电路硬件的情况下,通过对文件进行修改并写入配置Flash中,最终实现让FPGA以8位宽方式完成加载。该方法的优点是既可以在高位配置引脚出现故障时降低硬件的维修成本,也可以增加研发过程中FPGA配置方式的灵活性。对该方法进行了板级测试,板级测试结果显示该方法切实可行。 展开更多
关键词 并行加载 8位宽 FPGA
下载PDF
基于矩阵编码的量子可逆逻辑电路进化设计方法 被引量:12
20
作者 王友仁 黄媛媛 +1 位作者 冯冉 张砦 《电子学报》 EI CAS CSCD 北大核心 2011年第11期2576-2582,共7页
本文研究基于遗传算法的量子可逆逻辑电路综合技术,能实现可逆逻辑电路功能、量子门数、垃圾位数和量子代价的多目标优化设计.建立了量子可逆逻辑电路综合数学模型,采用了量子可逆逻辑电路矩阵编码方案,设计了量子可逆逻辑电路进化操作... 本文研究基于遗传算法的量子可逆逻辑电路综合技术,能实现可逆逻辑电路功能、量子门数、垃圾位数和量子代价的多目标优化设计.建立了量子可逆逻辑电路综合数学模型,采用了量子可逆逻辑电路矩阵编码方案,设计了量子可逆逻辑电路进化操作算子,给出了量子可逆逻辑电路多目标进化设计算法.以8位量子可逆乘法器为设计实例,实验结果证明了所提出的量子可逆逻辑电路多目标进化设计方法是正确有效的. 展开更多
关键词 量子电路 可逆逻辑 综合技术 多目标优化 遗传算法 TSG门 8位可逆乘法器
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部