期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于JESD204B协议高速并行8bit/10bit解码电路设计
被引量:
2
1
作者
万书芹
陈婷婷
+2 位作者
陶建中
蒋颖丹
朱夏冰
《半导体技术》
CAS
北大核心
2021年第8期604-610,622,共8页
提出了一种高速低延时8 bit/10 bit解码电路结构,采用四路并行通道同时处理输入数据,每一路具有K码检测、输入数据查错功能,能够在输入四路10 bit数据后的一个时钟周期内正确完成解码。所设计的解码电路通过搭建的通用验证方法学系统完...
提出了一种高速低延时8 bit/10 bit解码电路结构,采用四路并行通道同时处理输入数据,每一路具有K码检测、输入数据查错功能,能够在输入四路10 bit数据后的一个时钟周期内正确完成解码。所设计的解码电路通过搭建的通用验证方法学系统完成系统级功能验证,并基于65 nm工艺库进行综合、布局和布线,解码电路的面积为1 449μm^(2)。后仿真结果显示,解码电路的最高工作频率达415 MHz,四路可支持最高16.6 Gibit/s的串行数据传输速率,满足JESD204B协议标准推荐的最高传输速率12.5 Gibit/s的要求。将该解码电路用于支持JESD204B协议的高速数模转换器电路中,经测试,其传输速率最高达10.5 Gibit/s。
展开更多
关键词
8
bit/
10
bit
并行解码
低延时
JESD204
b
协议
串行解串器
下载PDF
职称材料
光纤通道8B/10B编码的ASIC研究与设计
被引量:
8
2
作者
唐兴
唐宁
《电子器件》
CAS
2011年第2期210-214,共5页
在目前的高速串行数据传输中广泛采用的是8B/10B编解码,为了达到简化实现结构,用于大规模集成电路的目的,研究了现有各种不同的8B/10B编解码的特点和内在相关性,并在此基础上介绍了用一种VHDL设计8B/1B编码逻辑描述的方法,将其设计成专...
在目前的高速串行数据传输中广泛采用的是8B/10B编解码,为了达到简化实现结构,用于大规模集成电路的目的,研究了现有各种不同的8B/10B编解码的特点和内在相关性,并在此基础上介绍了用一种VHDL设计8B/1B编码逻辑描述的方法,将其设计成专用集成电路或嵌入到FPGA中,构成一个逻辑运算量小,速度快,可靠性高的IP核,最后给出在Altera公司软件平台Quartus Ⅱ上进行的EDA综合仿真结果。该测试结果为采用本方法设计不同速率的超高速编解码芯片奠定了基础。
展开更多
关键词
8
b
/10
b
8
b
/10
b
(
8
bit/
10
bit
)编解码
VHDL
FPGA
IP核
下载PDF
职称材料
题名
基于JESD204B协议高速并行8bit/10bit解码电路设计
被引量:
2
1
作者
万书芹
陈婷婷
陶建中
蒋颖丹
朱夏冰
机构
中国电子科技集团公司第五十八研究所
江南大学物联网工程学院
出处
《半导体技术》
CAS
北大核心
2021年第8期604-610,622,共8页
基金
国家自然科学基金资助项目(61704161)。
文摘
提出了一种高速低延时8 bit/10 bit解码电路结构,采用四路并行通道同时处理输入数据,每一路具有K码检测、输入数据查错功能,能够在输入四路10 bit数据后的一个时钟周期内正确完成解码。所设计的解码电路通过搭建的通用验证方法学系统完成系统级功能验证,并基于65 nm工艺库进行综合、布局和布线,解码电路的面积为1 449μm^(2)。后仿真结果显示,解码电路的最高工作频率达415 MHz,四路可支持最高16.6 Gibit/s的串行数据传输速率,满足JESD204B协议标准推荐的最高传输速率12.5 Gibit/s的要求。将该解码电路用于支持JESD204B协议的高速数模转换器电路中,经测试,其传输速率最高达10.5 Gibit/s。
关键词
8
bit/
10
bit
并行解码
低延时
JESD204
b
协议
串行解串器
Keywords
8
bit/
10
bit
parallel
decod
ing
low latency
JESD204
b
protocol
SerDes
分类号
TN47 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
光纤通道8B/10B编码的ASIC研究与设计
被引量:
8
2
作者
唐兴
唐宁
机构
桂林电子科技大学信息与通信学院
出处
《电子器件》
CAS
2011年第2期210-214,共5页
文摘
在目前的高速串行数据传输中广泛采用的是8B/10B编解码,为了达到简化实现结构,用于大规模集成电路的目的,研究了现有各种不同的8B/10B编解码的特点和内在相关性,并在此基础上介绍了用一种VHDL设计8B/1B编码逻辑描述的方法,将其设计成专用集成电路或嵌入到FPGA中,构成一个逻辑运算量小,速度快,可靠性高的IP核,最后给出在Altera公司软件平台Quartus Ⅱ上进行的EDA综合仿真结果。该测试结果为采用本方法设计不同速率的超高速编解码芯片奠定了基础。
关键词
8
b
/10
b
8
b
/10
b
(
8
bit/
10
bit
)编解码
VHDL
FPGA
IP核
Keywords
8b/10b(8 bit/10 bit)encoder and decoder
VHDL
FPGA
IP core
分类号
TN76 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于JESD204B协议高速并行8bit/10bit解码电路设计
万书芹
陈婷婷
陶建中
蒋颖丹
朱夏冰
《半导体技术》
CAS
北大核心
2021
2
下载PDF
职称材料
2
光纤通道8B/10B编码的ASIC研究与设计
唐兴
唐宁
《电子器件》
CAS
2011
8
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部