期刊文献+
共找到31篇文章
< 1 2 >
每页显示 20 50 100
使用纠错技术的8b/10b编码器设计 被引量:3
1
作者 张磊 夏传浩 洪一 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2012年第3期341-346,共6页
文章探讨了应用于高速串行数据传输系统中的8b/10b编码技术以及BCH乘积码编码技术,提出了具有纠错功能的8b/10b编码器。整个设计方案以Verilog实现,经过综合和验证,结果表明该设计方案满足高速串行数据传输的需要。
关键词 8b/10b编码 bCH码 乘积码 串行传输
下载PDF
采用并行8b/10b编码的JESD204B接口发送端电路设计 被引量:13
2
作者 李长庆 程军 +1 位作者 李梁 龚燎 《微电子学与计算机》 CSCD 北大核心 2017年第8期70-75,共6页
为解决高速数据采样器采样数据的准确传输问题,对高速串行数据传输协议JESD204B进行了研究和设计.采用了一种名为并行编码的8b/10b编码电路,以减轻系统时钟的负担,提高数据传输速率,完成了发生器接口电路的设计.结果表明设计的接口电路... 为解决高速数据采样器采样数据的准确传输问题,对高速串行数据传输协议JESD204B进行了研究和设计.采用了一种名为并行编码的8b/10b编码电路,以减轻系统时钟的负担,提高数据传输速率,完成了发生器接口电路的设计.结果表明设计的接口电路功能正确,性能满足高速数据传输的要求;并行8b/10b编码电路可以显著提高数据传输率,降低系统时钟的要求. 展开更多
关键词 JESD204b 8b/10b编码 并行编码 接口系统
下载PDF
8B/10B编码器的设计及实现 被引量:22
3
作者 李宥谋 《电讯技术》 2005年第6期26-32,共7页
本文介绍了8B/10B编码技术,提出了一种简单、实用的8B/10B编码器的实现方法,并且采用Verilog语言设计了一种通用的软核。通过在FPGA器件上进行测试,电路稳定、可靠,可直接嵌入到需要8B/10B编码功能的收发器电路中。
关键词 串行数据传输 8b/10b编码 极性偏差(RD) VERILOG语言
下载PDF
基于8B/10B编码的高速长距离可靠传输设计 被引量:1
4
作者 任勇峰 杨舒天 刘东海 《现代电子技术》 2022年第20期26-30,共5页
工程项目经常需要在恶劣的环境下进行数据的采集与分析,考虑到测试人员的安全,通常采用远距离传输方案。基于此,文中提出一种在传输过程中实现直流平衡的8B/10B编码的传输方案。传统的传输技术一般使用传输速度稳定的RS 422和RS 485,但... 工程项目经常需要在恶劣的环境下进行数据的采集与分析,考虑到测试人员的安全,通常采用远距离传输方案。基于此,文中提出一种在传输过程中实现直流平衡的8B/10B编码的传输方案。传统的传输技术一般使用传输速度稳定的RS 422和RS 485,但二者传输速度较慢且均达不到240 Mb/s的高速传输要求。所提方案使用LVDS高速长线传输链路的可靠性设计,将LVDS作为数据的高速硬件接口,并在电路设计上加入缓冲器与驱动器来增加电路驱动能力和补偿远距离传输的数据损耗。另外,在逻辑设计中加入8B/10B编码机制来提高数据的可靠性,从而实现远距离传输。经验证,所设计系统工作稳定,串行数据在240 Mb/s的传输速率下,可实现在长度100 m的LVDS专用屏蔽双绞电缆的无误码率传输。 展开更多
关键词 数据通信 数据采集 高速传输 远距离传输 8b/10b编码 直流平衡 系统验证
下载PDF
新型8B/10B编码方案的设计与实现 被引量:6
5
作者 常红 柯导明 +4 位作者 孟坚 晏蓓蓓 孙贵金 程国林 彭特 《计算机工程与应用》 CSCD 北大核心 2018年第2期87-90,106,共5页
在研究了8B/10B编码原理以及内在相关性的基础上,提出了一种新的8B/10B编码方案。利用并行处理方法,在同一个时钟下同时并行处理多组数据的编码工作,从而提高编码电路的输出时钟频率。实验结果表明所设计的8B/10B编码电路在时钟频率为50... 在研究了8B/10B编码原理以及内在相关性的基础上,提出了一种新的8B/10B编码方案。利用并行处理方法,在同一个时钟下同时并行处理多组数据的编码工作,从而提高编码电路的输出时钟频率。实验结果表明所设计的8B/10B编码电路在时钟频率为500 MHz下可正确地实现对8 bit数据进行编码,能够满足高速串行接口的设计要求。 展开更多
关键词 8b/10b编码 并行处理 高速串行接口
下载PDF
一种应用于8B/10B编码串并转换电路的低功耗LVDS接收器设计(英文) 被引量:1
6
作者 尤扬 陈岚 《电子器件》 CAS 2008年第3期915-918,共4页
低电压差分信号(LVDS)是串并转换电路(SerDes)的一种主流接口技术。本文设计并实现了一种适合于8B/10B编码串并转换电路的LVDS接收器(Receiver)。本设计的指标完全兼容IEEEStd1593.3-1996标准。它支持最大0.05V至2.35V的共模电平输入范... 低电压差分信号(LVDS)是串并转换电路(SerDes)的一种主流接口技术。本文设计并实现了一种适合于8B/10B编码串并转换电路的LVDS接收器(Receiver)。本设计的指标完全兼容IEEEStd1593.3-1996标准。它支持最大0.05V至2.35V的共模电平输入范围,最小100mV的差模输入,能够在至少40英寸FR4带状线上达到1.6Gb/s的接收速率,平均功耗3mW。电路设计基于0.18μm1.8V/3.3V CMOS工艺,同时采用了3.3V器件和1.8V器件。 展开更多
关键词 低电压差分信号 接收电路 串并转换电路 低功耗 8b/10b编码
下载PDF
一种雷达信号处理芯片的8B/10B编码电路设计 被引量:1
7
作者 王颖 陈杰 +1 位作者 刘辉华 李磊 《火控雷达技术》 2011年第3期72-77,90,共7页
为满足某雷达信号处理芯片与系统中其他功能单元的高速互联,在芯片中专门设计了Ser-Des接口模块,并对其核心部件8B/10B编码器进行了重点设计和Verilog实现[1]。根据8B/10B编码理论对编码电路进行模块划分和逻辑优化,尤其是将数据字符编... 为满足某雷达信号处理芯片与系统中其他功能单元的高速互联,在芯片中专门设计了Ser-Des接口模块,并对其核心部件8B/10B编码器进行了重点设计和Verilog实现[1]。根据8B/10B编码理论对编码电路进行模块划分和逻辑优化,尤其是将数据字符编码模块d-code划分为5B/6B、3B/4B编码查找表和逻辑输出模块。其中查找表进行简单的数据映射,逻辑输出模块通过特定函数实现极性转换和组合输出。基于该方案的8B/10B编码器结构简单、逻辑清晰、资源占用率少,并且可以作为IP核实现重复利用。 展开更多
关键词 8b/10b编码 SERDES 雷达信号处理芯片 模块化
下载PDF
基于光纤通信的多路并行8B/10B编码设计 被引量:1
8
作者 欧冬梅 赵世平 《电子世界》 2020年第17期164-167,共4页
本文在原有8B/10B编码原理的基础上,利用并行原理和流水线操作,设计了一种新的多路编码器。此方法不仅能同时完成3B/4B和5B/6B编码,还能并行处理多组8B/10B编码,最后结合极性偏差和当前不平衡度将其整合为一路校正数据输出。与传统编码... 本文在原有8B/10B编码原理的基础上,利用并行原理和流水线操作,设计了一种新的多路编码器。此方法不仅能同时完成3B/4B和5B/6B编码,还能并行处理多组8B/10B编码,最后结合极性偏差和当前不平衡度将其整合为一路校正数据输出。与传统编码器的顺序转换输出相比,该编码器极大地提高了编码速率,减少了输出等待时间。 展开更多
关键词 8b/10b编码 流水线操作 光纤通信 编码速率 编码 多路并行 并行处理 不平衡度
下载PDF
一种用于1000BASE-X物理层的8B/10B编码器设计 被引量:6
9
作者 朱佳 万书芹 陆锋 《电子与封装》 2020年第1期37-40,共4页
介绍了1000BASE-X物理编码层和物理层系统的设计,为了解决高速光纤传输过程中基线漂移和码流不平衡的问题,1000BASE-X物理编码层采用8B/10B编码算法。基于8B/10B编码规则和8B/10B编码内在相关性的分析研究,设计了一种查表法和组合逻辑... 介绍了1000BASE-X物理编码层和物理层系统的设计,为了解决高速光纤传输过程中基线漂移和码流不平衡的问题,1000BASE-X物理编码层采用8B/10B编码算法。基于8B/10B编码规则和8B/10B编码内在相关性的分析研究,设计了一种查表法和组合逻辑法相结合的8B/10B编码器,通过硬件语言Verilog HDL实现了编码算法,并在QuartusII和Modelsim上进行综合和功能仿真验证,仿真结果表明该方法的逻辑资源面积占用小、编码速度快、可靠性高。 展开更多
关键词 1000bASE-X 物理编码 物理层系统 8b/10b编码算法
下载PDF
基于FPGA的8B/10B编码器的设计与实现 被引量:1
10
作者 靳鹏 《电子世界》 2018年第8期142-143,共2页
本文对8B/10B编码器的设计及FPGA实现进行了研究,提出了一种基于查找表法的8B/10B编码器设计方法,讨论了8B/10B编码的基本原理,给出了基于查找表法的8B/10B编码器设计及FPGA实现,并进行了仿真验证,结果符合设计预期。
关键词 8b/10b编码 查找表法 FPGA
下载PDF
一种新的8B/10B编码电路设计 被引量:8
11
作者 刘智 宁红英 王普昌 《通信技术》 2009年第7期60-61,84,共3页
高速串行数据传输中广泛采用8B/10B编码。为得到结构简单、易于大规模集成的编码电路,文中在深入分析8B/10B编码内在相关性和逻辑关系的基础上,采用ECL结构和0.6μm BiCMOS工艺,设计了8B/10B编码电路。并将该编码电路应用于传输速率400M... 高速串行数据传输中广泛采用8B/10B编码。为得到结构简单、易于大规模集成的编码电路,文中在深入分析8B/10B编码内在相关性和逻辑关系的基础上,采用ECL结构和0.6μm BiCMOS工艺,设计了8B/10B编码电路。并将该编码电路应用于传输速率400Mb/s的高速串行数据发送器中。与现有8B/10B编码方法相比,仿真结果表明采用该方法实现的编码电路逻辑运算量小、速度快;实测结果表明该编码电路具有误码率低、可靠性高等优点。 展开更多
关键词 8b/10b编码 数据极性 高速串行数据发送器
原文传递
8B/10B编码对高速传输的影响分析 被引量:11
12
作者 李玉伟 潘明海 《信息安全与通信保密》 2011年第3期41-43,共3页
研究了8B/10B编码的编码原理以及其内在特性。同时结合8B/10B编码的主要特点分析了其对PCIE等高速串行总线数据传输特性的影响。分析了利用编码的不一致性检测数据传输中的任意单个错误,并通过CRC校验提高系统的多错误纠检错能力。通过... 研究了8B/10B编码的编码原理以及其内在特性。同时结合8B/10B编码的主要特点分析了其对PCIE等高速串行总线数据传输特性的影响。分析了利用编码的不一致性检测数据传输中的任意单个错误,并通过CRC校验提高系统的多错误纠检错能力。通过仿真PCIE于2.5Gb/s的时钟下传输不同类型的数据来分析8B/10B编码利用DC平衡特点,解决AC耦合工作模式下低频数据失真与传输速度之间的矛盾。 展开更多
关键词 8b/10b编码 PCIE AC耦合 CRC校验
原文传递
PCIE2.0中8b/10b编码器的实现与扩展 被引量:8
13
作者 蔡万楼 赵建中 吕英杰 《南开大学学报(自然科学版)》 CAS CSCD 北大核心 2019年第2期34-38,共5页
针对用于PCIE2.0物理层的8b/10b编码器及其扩展的16b/20b编码器,设计了一种新的实现方式.将8b/10b编码分为5b/6b编码和3b/4b编码两个子模块,根据PCIE2.0协议中规定的编码表采用极性分组和卡诺图化简的方式得到子模块逻辑表达式并组合实... 针对用于PCIE2.0物理层的8b/10b编码器及其扩展的16b/20b编码器,设计了一种新的实现方式.将8b/10b编码分为5b/6b编码和3b/4b编码两个子模块,根据PCIE2.0协议中规定的编码表采用极性分组和卡诺图化简的方式得到子模块逻辑表达式并组合实现8b/10b编码.然后分析了由其扩展的16b/20b编码器中3种不同流水线级数的实现方式,使用Synopsys的Design Compiler工具在SMIC55 nm工艺下进行综合,在250 M时钟频率下的组合逻辑资源面积仅为223μm^2,并根据综合结果分析了流水线级数对编码器性能的影响. 展开更多
关键词 8b/10b编码 流水线设计 高速接口 PCIE2.0
原文传递
一种用于JESD204B协议的8B/10B并行编码电路设计与实现 被引量:3
14
作者 王俊杰 万书芹 +2 位作者 季惠才 陶建中 杨阳 《微电子学与计算机》 北大核心 2020年第6期35-39,共5页
本文设计并实现了一种四路并行的8B/10B编码电路,通过了NCVerilog仿真验证,在某65nm工艺库下工作频率可达405MHz,可支持16.2Gbps的串行数据传输速率,占用逻辑资源面积1832μm^2,并作为JESD204B协议中的8B/10B编码模块已应用于某高速ADC... 本文设计并实现了一种四路并行的8B/10B编码电路,通过了NCVerilog仿真验证,在某65nm工艺库下工作频率可达405MHz,可支持16.2Gbps的串行数据传输速率,占用逻辑资源面积1832μm^2,并作为JESD204B协议中的8B/10B编码模块已应用于某高速ADC芯片的SerDes接口电路中.经实际电路测试,本设计达到了JESD204B协议标准的12.5Gbps最高传输速率要求. 展开更多
关键词 JESD204b 8b/10b编码 四路并行 SERDES
下载PDF
光纤通道8B/10B编解码模块设计 被引量:10
15
作者 陈孟杰 于海勋 《电子测量技术》 2007年第5期161-164,168,共5页
8B/10B直流平衡编码是一种高性能的串行数据编码,也是光纤通道的一个重要组成部分。8B/10B编码由5B/6B编码和3B/4B编码2部分组成,本文以Disparity和RD(Run Disparity)属性为主线实现模块划分和算法优化。编码模块实际上是一个以Disparit... 8B/10B直流平衡编码是一种高性能的串行数据编码,也是光纤通道的一个重要组成部分。8B/10B编码由5B/6B编码和3B/4B编码2部分组成,本文以Disparity和RD(Run Disparity)属性为主线实现模块划分和算法优化。编码模块实际上是一个以Disparity为主线的查找表实现。解码模块分为有效性检测、特殊码解码、有效数据码解码以及RD计算和验证4个部分,并且采用流水线的方式实现。整个设计方案均以VHDL实现,并在QUARTUS-II4.0和Modelsim上进行综合和验证,结果表明该设计方法能够充分满足光纤通道的高速数据传输性能。 展开更多
关键词 光纤通道 8b/10b编码 DISPARITY RUN DISPARITY 流水线
下载PDF
10Mbps串行通信的物理层设计
16
作者 张华 王冰峰 刘超 《工业控制计算机》 2006年第9期5-6,共2页
介绍了一种10MHz串行通信的物理层设计,该设计是一个完整的串行通信协议的底层。首先分析了物理层的总体结构,然后介绍了8b/10b的编码技术,又分别介绍了发送环节和接收环节内部各个模块的实现原理和算法流程,最后给出对整个设计模块的... 介绍了一种10MHz串行通信的物理层设计,该设计是一个完整的串行通信协议的底层。首先分析了物理层的总体结构,然后介绍了8b/10b的编码技术,又分别介绍了发送环节和接收环节内部各个模块的实现原理和算法流程,最后给出对整个设计模块的仿真波形。 展开更多
关键词 物理层 8b/10b编码 采样 抽取
下载PDF
基于FPGA的LVDS总线控制器的设计与实现
17
作者 文丰 黄浩然 贾兴中 《舰船电子工程》 2024年第2期214-218,共5页
为保证在高速、多负载条件下LVDS总线的运行状态和传输速率满足应用需求,基于FPGA设计LVDS总线控制器,协议上优化了LVDS的总线占用方式、信号传输逻辑,并在物理层优化了总线结构以及节点接口。为防止低压差分信号失真以及接口失锁问题,... 为保证在高速、多负载条件下LVDS总线的运行状态和传输速率满足应用需求,基于FPGA设计LVDS总线控制器,协议上优化了LVDS的总线占用方式、信号传输逻辑,并在物理层优化了总线结构以及节点接口。为防止低压差分信号失真以及接口失锁问题,采取信号编码和失锁预防措施,保证信号的稳定,增强总线的可靠性。经验证,该方案可提高总线带负载能力,保持高速率下的可靠传输。 展开更多
关键词 LVDS 总线 8b/10b编码 FPGA
下载PDF
基于485总线的高速多主从模式总线节点设计与实现 被引量:2
18
作者 李谦 周建琼 +2 位作者 张菊茜 顾庆水 陈伟 《科技视界》 2021年第36期25-28,共4页
文章根据测井仪器内部总线的特点,以FPGA和485总线为基础,借鉴和融入节点地址信息、总线竞争和总线侦听功能,以及8b/10b编码等技术,设计一种总线节点实现10 Mbit/s通信速率的"多主从模式"井下仪器内部总线。实验结果表明,该... 文章根据测井仪器内部总线的特点,以FPGA和485总线为基础,借鉴和融入节点地址信息、总线竞争和总线侦听功能,以及8b/10b编码等技术,设计一种总线节点实现10 Mbit/s通信速率的"多主从模式"井下仪器内部总线。实验结果表明,该节点实现了高速率传输以及"多主从模式"的设计目标,且具有设计简单、应用灵活、稳定性好等特点。 展开更多
关键词 FPGA 485总线 8b/10b编码技术 多主从模式
下载PDF
基于FPGA的LVDS+RS422远距离高速通信设计与实现
19
作者 赵冬青 王越涛 +1 位作者 李东星 武慧军 《电子设计工程》 2024年第1期158-163,共6页
针对高速信号远距离传输时存在数据可靠性下降的问题,文中设计了一种基于FPGA的软硬件结合的长线传输方案。该系统在数据传输过程中,采用NI公司的LVDS串化器芯片SN65LV1023A和SN65LV1024B作为发送与接收芯片。驱动器和均衡器的配合使用... 针对高速信号远距离传输时存在数据可靠性下降的问题,文中设计了一种基于FPGA的软硬件结合的长线传输方案。该系统在数据传输过程中,采用NI公司的LVDS串化器芯片SN65LV1023A和SN65LV1024B作为发送与接收芯片。驱动器和均衡器的配合使用,减少了信号衰减,同时增加了电路的驱动能力和信号传输距离。在指令传输与状态反馈的电路中采用RS422通信协议,并加入保证传输可靠性的隔离芯片,极大地简化了电路。在软件方面为提高抗干扰能力,添加了8B/10B编码、指令的三判二机制和校验字,降低了误码率,提高了传输稳定性。经验证,此设计可在90 m电缆以320 Mbit/s速率零误码传输。 展开更多
关键词 FPGA 低压差分信号 RS422接口 8b/10b编码
下载PDF
RocketIO实现TLK3101芯片功能的研究
20
作者 王烨 戎蒙恬 《信息技术》 2007年第6期79-82,共4页
RocketIO是集成于FPGA的嵌入式数千兆位串行收发模块。以千兆位以太网物理层技术为基础,尝试用RocketIO来实现TLK3101芯片功能。论述了研究的目的,着重分析和解决PCS子层上的问题,并在最后给出验证方案和结果。
关键词 千兆位以太网 ROCKETIO FPGA TLK3101 8b/10b编码
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部