期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于九管存储单元的嵌入式SRAM设计
1
作者 区夏 彭力 王澧 《微电子学》 CAS CSCD 北大核心 2010年第5期727-731,共5页
为了解决深亚微米及纳米尺寸下SRAM设计在可靠性及其他性能方面所面临的挑战,在分析不同存储单元的基础上,提出了一种优化的具有高稳定性的九管存储单元,并采用9管存储阵列,设计了一款高可靠性的512×32位SRAM。基于TSMC 0.18μm C... 为了解决深亚微米及纳米尺寸下SRAM设计在可靠性及其他性能方面所面临的挑战,在分析不同存储单元的基础上,提出了一种优化的具有高稳定性的九管存储单元,并采用9管存储阵列,设计了一款高可靠性的512×32位SRAM。基于TSMC 0.18μm CMOS工艺,对电路进行仿真。实验结果表明:该SRAM在250MHz工作频率下,存储阵列中数据的读写稳定性高,阵列功耗为7.76mW,数据读出时间为0.86ns,电路面积仅比采用传统6管单元增加13.5%。 展开更多
关键词 SRAM 静态噪声容限 9管存储阵列
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部