-
题名基于九管存储单元的嵌入式SRAM设计
- 1
-
-
作者
区夏
彭力
王澧
-
机构
江南大学信息工程学院
中国电子科技集团公司第
-
出处
《微电子学》
CAS
CSCD
北大核心
2010年第5期727-731,共5页
-
基金
江苏省自然科学基金资助项目(BK2007026)
-
文摘
为了解决深亚微米及纳米尺寸下SRAM设计在可靠性及其他性能方面所面临的挑战,在分析不同存储单元的基础上,提出了一种优化的具有高稳定性的九管存储单元,并采用9管存储阵列,设计了一款高可靠性的512×32位SRAM。基于TSMC 0.18μm CMOS工艺,对电路进行仿真。实验结果表明:该SRAM在250MHz工作频率下,存储阵列中数据的读写稳定性高,阵列功耗为7.76mW,数据读出时间为0.86ns,电路面积仅比采用传统6管单元增加13.5%。
-
关键词
SRAM
静态噪声容限
9管存储阵列
-
Keywords
SRAM
Static noise margin
9T memory array
-
分类号
TN432
[电子电信—微电子学与固体电子学]
-