期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
两种流水折叠分级式ADC及其结构比较 被引量:5
1
作者 孟晓胜 王百鸣 闫杰 《电子学报》 EI CAS CSCD 北大核心 2008年第8期1651-1654,1659,共5页
本文利用模拟余量和模拟余差研制出两种流水折叠分级式ADC,提出了两种电路改进结构——有余差转换和无余差转换,并通过动态性能的测试来对比分析两结构的优缺点.无余差转换的ADC+和由其复合构成的ADC的测试表明,性能分别达到2bits@40MSP... 本文利用模拟余量和模拟余差研制出两种流水折叠分级式ADC,提出了两种电路改进结构——有余差转换和无余差转换,并通过动态性能的测试来对比分析两结构的优缺点.无余差转换的ADC+和由其复合构成的ADC的测试表明,性能分别达到2bits@40MSPS ADC+和2+8bits@40MSPS ADC.对于实际制作的ADC电路,具体给出了结构图以及动态性能测试图. 展开更多
关键词 模数转换器 折叠 分级 模拟余差 模拟余量
下载PDF
一种40 MSPS 10位流水折叠分级式A/D转换器 被引量:1
2
作者 孟晓胜 王百鸣 《微电子学》 CSCD 北大核心 2007年第6期874-877,共4页
探讨和研究基于流水线(Pipelined)技术的折叠分级式A/D转换器(ADC),理论分析了它的原理和一般结构,给出了一个具体结构的ADC框图和具体的折叠电路,并得出了实际制作的ADC的测试图。该折叠分级式ADC的输入频率可达到1 MHz,2级折叠电路产... 探讨和研究基于流水线(Pipelined)技术的折叠分级式A/D转换器(ADC),理论分析了它的原理和一般结构,给出了一个具体结构的ADC框图和具体的折叠电路,并得出了实际制作的ADC的测试图。该折叠分级式ADC的输入频率可达到1 MHz,2级折叠电路产生的高2位加上子ADC产生的8位,使A/D转换器可达到10位的分辨率,采样率最大为40 MSPS。 展开更多
关键词 a/d转换器 折叠 流水 分级 模拟余差信号 绝对值电路
下载PDF
基于模拟余差的7位200MS/S分级折叠式A/D转换器
3
作者 王百鸣 洪岳炜 孟晓胜 《微电子学》 CAS CSCD 北大核心 2012年第6期823-826,共4页
提出一种基于模拟余差的分级折叠式A/D转换器,对其原理和电路结构进行了分析,阐述了提高A/D转换器性能的关键问题。测试结果表明,设计的A/D转换器转换速率为200MS/s;在输入信号为6.0MHz时,信噪谐波比(SINAD)为45.1dB,有效位数(ENOB)为7.... 提出一种基于模拟余差的分级折叠式A/D转换器,对其原理和电路结构进行了分析,阐述了提高A/D转换器性能的关键问题。测试结果表明,设计的A/D转换器转换速率为200MS/s;在输入信号为6.0MHz时,信噪谐波比(SINAD)为45.1dB,有效位数(ENOB)为7.2位。给出了A/D转换器电路的具体结构,以及测试波形和动态性能参数测试结果。 展开更多
关键词 A d转换器 分级 折叠 模拟余差
下载PDF
7位80MS/s电流模式折叠分级式模数转换器
4
作者 王百鸣 洪岳炜 +2 位作者 陈静秋 孟晓胜 李琰 《微电子学》 CAS CSCD 北大核心 2011年第5期627-631,共5页
提出了一种基于电流模式的折叠分级式A/D转换器(ADC),分析了电路原理和结构,阐述了如何提高ADC的性能。测试表明,电路已达到相关性能指标。转换速率为80MS/s,在3.0MHz输入信号下的信噪失真比(SINAD)为44.4dB,有效位数(ENOB)为7.1位。给... 提出了一种基于电流模式的折叠分级式A/D转换器(ADC),分析了电路原理和结构,阐述了如何提高ADC的性能。测试表明,电路已达到相关性能指标。转换速率为80MS/s,在3.0MHz输入信号下的信噪失真比(SINAD)为44.4dB,有效位数(ENOB)为7.1位。给出了已实现ADC电路的结构、测试波形和动态性能测试结果。 展开更多
关键词 a/d转换器 折叠分级 电流模式 模拟余差
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部