本文针对软件无线电的发展趋势,介绍了目前高速AD所采用的JESD204B高速串行接口,阐明了其相对于传统LVDS、CMOS接口的优势。以TI公司ADS54J60芯片为例,较为详细的介绍了基于XILINX FPGA的JESD204B IP core的实现流程和方法,并对AD测试...本文针对软件无线电的发展趋势,介绍了目前高速AD所采用的JESD204B高速串行接口,阐明了其相对于传统LVDS、CMOS接口的优势。以TI公司ADS54J60芯片为例,较为详细的介绍了基于XILINX FPGA的JESD204B IP core的实现流程和方法,并对AD测试结果进行了简要的分析。结果表明:该测试流程及方法稳定可靠,AD性能良好,可为XILINX FPGA实现JESD204B接口提供较好的参考。展开更多
TI宣布推出首款16位1GSPS模数转换器(ADC)ADS54J60,这也是业内首例在1GSPS采样速率下实现超过70 d BFS信噪比(SNR)的模数转换器。另外,TI还推出了最高密度的四通道14位500MSPS数转换器——ADS54J54。为了优化信号链,TI的新型LMH640 14.5...TI宣布推出首款16位1GSPS模数转换器(ADC)ADS54J60,这也是业内首例在1GSPS采样速率下实现超过70 d BFS信噪比(SNR)的模数转换器。另外,TI还推出了最高密度的四通道14位500MSPS数转换器——ADS54J54。为了优化信号链,TI的新型LMH640 14.5GHz全差分数字可变增益放大器(DVGA)提供了最宽的带宽和DC耦合,并实现了低频和高频信号采集,此外,还不受AC耦合型系统中使用的平衡-不平衡变压器带来的限制。展开更多
文摘本文针对软件无线电的发展趋势,介绍了目前高速AD所采用的JESD204B高速串行接口,阐明了其相对于传统LVDS、CMOS接口的优势。以TI公司ADS54J60芯片为例,较为详细的介绍了基于XILINX FPGA的JESD204B IP core的实现流程和方法,并对AD测试结果进行了简要的分析。结果表明:该测试流程及方法稳定可靠,AD性能良好,可为XILINX FPGA实现JESD204B接口提供较好的参考。
文摘TI宣布推出首款16位1GSPS模数转换器(ADC)ADS54J60,这也是业内首例在1GSPS采样速率下实现超过70 d BFS信噪比(SNR)的模数转换器。另外,TI还推出了最高密度的四通道14位500MSPS数转换器——ADS54J54。为了优化信号链,TI的新型LMH640 14.5GHz全差分数字可变增益放大器(DVGA)提供了最宽的带宽和DC耦合,并实现了低频和高频信号采集,此外,还不受AC耦合型系统中使用的平衡-不平衡变压器带来的限制。