针对高分辨率面阵CCD驱动及采集需求,研制了一种以双AD9920与FPGA为核心的CCD驱动及采集电路单元、利用AD9920硬件特性,设计了树状层次的驱动时序结构,将时序分为模式、场、垂直序列、垂直图样组四种层次。通过FPGA对各时序层次的动态...针对高分辨率面阵CCD驱动及采集需求,研制了一种以双AD9920与FPGA为核心的CCD驱动及采集电路单元、利用AD9920硬件特性,设计了树状层次的驱动时序结构,将时序分为模式、场、垂直序列、垂直图样组四种层次。通过FPGA对各时序层次的动态组合和参数控制,建立了高内聚、低耦合的驱动时序模块,产生了精确同步的6路CCD驱动信号,实现了高分辨率图像的双通道A/D采集。通过可见光CCD成像实验表明,设计的电路达到了主要技术指标:图像分辨率为7326×5494,采集时间为1.3 s/帧,动态范围达到65.7 d B。展开更多
文摘针对高分辨率面阵CCD驱动及采集需求,研制了一种以双AD9920与FPGA为核心的CCD驱动及采集电路单元、利用AD9920硬件特性,设计了树状层次的驱动时序结构,将时序分为模式、场、垂直序列、垂直图样组四种层次。通过FPGA对各时序层次的动态组合和参数控制,建立了高内聚、低耦合的驱动时序模块,产生了精确同步的6路CCD驱动信号,实现了高分辨率图像的双通道A/D采集。通过可见光CCD成像实验表明,设计的电路达到了主要技术指标:图像分辨率为7326×5494,采集时间为1.3 s/帧,动态范围达到65.7 d B。