期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于粗细量化并行与TDC混合的CMOS图像传感器列级ADC设计方法 被引量:1
1
作者 郭仲杰 苏昌勖 +3 位作者 许睿明 程新齐 余宁梅 李晨 《电子学报》 EI CAS CSCD 北大核心 2024年第2期486-499,共14页
针对传统单斜式模数转换器(Analog-to-Digital Converter,ADC)和串行两步式ADC在面向大面阵CMOS(Complementary Metal Oxide Semiconductor)图像传感器读出过程中的速度瓶颈问题,本文提出了一种用于高速CMOS图像传感器的全并行ADC设计方... 针对传统单斜式模数转换器(Analog-to-Digital Converter,ADC)和串行两步式ADC在面向大面阵CMOS(Complementary Metal Oxide Semiconductor)图像传感器读出过程中的速度瓶颈问题,本文提出了一种用于高速CMOS图像传感器的全并行ADC设计方法.该方法基于时间共享和时间压缩思想,将细量化时间提前到粗量化时间段内,解决了传统方法的时间冗余问题;同时采用插入式时间差值TDC(Time-to-Digital Converter),实现了全局低频时钟下的快速转换机制.本文基于55-nm 1P4M CMOS工艺对所提方法完成了详细电路设计和全面测试验证,在模拟电压3.3 V,数字电压1.2 V,时钟频率250 MHz,输入电压1.2~2.7 V的情况下,将行时间压缩至825 ns,ADC的微分非线性和积分非线性分别为+0.6/-0.6LSB和+1.6/-1.2LSB,信噪失真比(Signal-to-Noise-and-DistortionRatio,SNDR)为68.271 dB,有效位数(Effective Numbers Of Bits,ENOB)达到11.0489 bit,列不一致性低于0.05%.相比现有的先进ADC,本文提出的方法在保证低功耗、高精度的同时,ADC转换速率提高了87.1%以上,为高速高精度CMOS图像传感器的读出与量化提供了一定的理论支撑. 展开更多
关键词 CMOS图像传感器 并行adc 单斜式adc 两步式 并行 时间数字转换器
下载PDF
基于滤波器组并行交替型ADC系统通道失配误差的分析 被引量:4
2
作者 李玉生 安琪 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第9期995-1000,共6页
通道失配误差(如偏置误差、增益误差和时间相位误差)严重降低了并行交替型ADC(time-interleaved ADC,TIADC)系统的信纳比.我们给出了基于滤波器组的三种通道失配误差详尽的分析,表明增益误差和时间相位误差相互影响,而偏置误差则单独起... 通道失配误差(如偏置误差、增益误差和时间相位误差)严重降低了并行交替型ADC(time-interleaved ADC,TIADC)系统的信纳比.我们给出了基于滤波器组的三种通道失配误差详尽的分析,表明增益误差和时间相位误差相互影响,而偏置误差则单独起作用;同时对在信号分析领域占重要地位的正弦信号进行了分析,给出了通道失配误差的频谱图像;并进一步推导了信纳比的公式和无伪波动态范围的公式;给出了时钟抖动和量化噪声对TIADC的影响.这些公式可为TIADC通道失配误差的容忍范围提供参考,也可为消除TIADC通道失配误差提供理论依据. 展开更多
关键词 并行交替型adc 偏置误差 增益误差 时间相位误差 信纳比 无伪波动态范围
下载PDF
面向亿级CMOS图像传感器的高速全并行两步式ADC设计方法 被引量:3
3
作者 郭仲杰 许睿明 +3 位作者 程新齐 余宁梅 苏昌勖 李晨 《电子学报》 EI CAS CSCD 北大核心 2023年第8期2067-2075,共9页
针对传统单斜式模数转换器(Analogue-to-Digital Conversion,ADC)和串行两步式ADC在面向大面阵CMOS图像传感器读出过程中的速度瓶颈问题,本文提出了一种用于高速CMOS图像传感器的全并行两步式ADC设计方法,该ADC设计方法基于时间共享和... 针对传统单斜式模数转换器(Analogue-to-Digital Conversion,ADC)和串行两步式ADC在面向大面阵CMOS图像传感器读出过程中的速度瓶颈问题,本文提出了一种用于高速CMOS图像传感器的全并行两步式ADC设计方法,该ADC设计方法基于时间共享和时间压缩思想,将细量化时间提前到粗量化时间段内,解决了传统方法的时间冗余问题;同时针对两步式结构在采样过程中的电荷注入和时钟馈通问题,提出了一种基于误差同步存储技术的误差校正方法,消除了采样电路非理想因素对ADC性能的影响.本文基于55 nm 1P4M CMOS工艺对所提方法完成了详细电路设计和全面测试验证,在模拟电压为3.3 V,数字电压为1.2 V,时钟频率为250 MHz,输入信号为1.472 V的设计条件下,本文设计实现的13 bit ADC转换时间为512 ns,DNL(Differential NonLinearity)为+0.8/-0.8LSB,INL(Integral NonLinearity)为+2.1/-3.5LSB.信噪失真比(Signal to Noise and Distortion Ratio,SNDR)达到70 dB,有效位数为11.33 bit,列级功耗为47μW.相比现有的先进ADC,本文提出的方法在保证低功耗、高精度的同时,使ADC转换速率提高了74.4%以上,为高速高精度CMOS图像传感器的读出与量化提供了一定的理论支撑. 展开更多
关键词 CMOS图像传感器 并行adc 单斜式adc 两步式 并行
下载PDF
High Speed Column-Parallel CDS/ADC Circuit with Nonlinearity Compensation for CMOS Image Sensors
4
作者 姚素英 杨志勋 +1 位作者 赵士彬 徐江涛 《Transactions of Tianjin University》 EI CAS 2011年第2期79-84,共6页
A high speed column-parallel CDS/ADC circuit with nonlinearity compensation is proposed in this paper.The correlated double sampling (CDS) and analog-to-digital converter (ADC) functions are integrated in a threephase... A high speed column-parallel CDS/ADC circuit with nonlinearity compensation is proposed in this paper.The correlated double sampling (CDS) and analog-to-digital converter (ADC) functions are integrated in a threephase column-parallel circuit based on two floating gate inverters and switched-capacitor network.The conversion rate of traditional single-slope ADC is speeded up by dividing quantization to coarse step and fine step.A storage capacitor is used to store the result of coarse step and locate the section of ramp signal of fine step,which can reduce the clock step from 2 n to 2 (n/2+1).The floating gate inverters are implemented to reduce the power consumption.Its induced nonlinear offset is cancelled by introducing a compensation module to the input of inverter,which can equalize the coupling path in three phases of the proposed circuit.This circuit is designed and simulated for CMOS image sensor with 640×480 pixel array using Chartered 0.18μm process.Simulation results indicate that the resolution can reach 10-bit and the maximum frame rate can reach 200 frames/s with a main clock of 10MHz.The power consumption of this circuit is less than 36.5μW with a 3.3V power supply.The proposed CDS/ADC circuit is suitable for high resolution and high speed image sensors. 展开更多
关键词 CMOS image sensor two-step single-slope adc nonlinear offset compensation high speed low power consumption
下载PDF
低成本高速波形数据采集仪的设计 被引量:2
5
作者 梁焱遂 方荣贵 《现代电子技术》 1997年第4期14-17,共4页
从A/D变换器选择,存储体芯片与降速电路设计等方面介绍了一种低成本的高速波形记录仪的设计方案,按此方案制成了一台样机,实践证明性能指标完全符合高速波形记录仪的要求。
关键词 adc并行 降速存储 数据采集记录仪 A/D变换器
下载PDF
模数转换技术的分析与应用 被引量:3
6
作者 蒋臻 《电子与封装》 2007年第3期38-42,共5页
从市场角度入手分析了ADC在电子技术发展中的重要性及其特殊性;然后分析ADC不同的算法组合,如并行比较型、逐次逼近型、积分型、∑-Δ型、流水线型ADC,详细比较各种算法的优缺点及主要用途;最后结合工艺的发展,展望了ADC的发展趋势和存... 从市场角度入手分析了ADC在电子技术发展中的重要性及其特殊性;然后分析ADC不同的算法组合,如并行比较型、逐次逼近型、积分型、∑-Δ型、流水线型ADC,详细比较各种算法的优缺点及主要用途;最后结合工艺的发展,展望了ADC的发展趋势和存在困难。并指出在选用ADC时,不仅要考虑应用的精度、速度等主要指标,还要考虑输入信号的形式、输入信号范围、输入通道类型和数量、工作电源等多种具体功能上的差异。 展开更多
关键词 ∑-Δ adc 流水线型adc 逐次逼近型adc 并行比较adc
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部