期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的高速AD动态相位自校准实现
1
作者 何广亮 汤晓云 《电子制作》 2021年第19期48-50,24,共4页
在信号处理系统中,高速AD数据与随路时钟路径传输延时不同,可能导致数据接收絮乱,进而导致信号处理结果不正确。本文基于Xilinx 7系列FPGA和ADS4449芯片,利用FPGA中的IDELAYE2延时调整机制,设计了一种动态相位调整算法,自适应的调整数... 在信号处理系统中,高速AD数据与随路时钟路径传输延时不同,可能导致数据接收絮乱,进而导致信号处理结果不正确。本文基于Xilinx 7系列FPGA和ADS4449芯片,利用FPGA中的IDELAYE2延时调整机制,设计了一种动态相位调整算法,自适应的调整数据与随路时钟的延时,通过采样时钟找到数据窗口的中心,实现通道内14bit数据的对齐,使得AD采集的数据稳定可靠,从而使得后续信号处理成为可能。经过±50℃的高低温实验证明该算法稳定可行。 展开更多
关键词 高速AD ads4449 随路时钟 IDELAYE2 数据窗口
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部