期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于SYSGEN的AS型FIR滤波器设计 被引量:1
1
作者 杨红姣 李飞 《微计算机信息》 2011年第10期62-64,95,共4页
本文以FPGA为硬件核心设计数字滤波系统,提出一种低成本高效FIR滤波器的设计方法。首先利用提出的AS型FIR滤波器实现结构,降低系统逻辑资源消耗、提高系统资源利用率及系统运行速度,然后综合采用SYSGEN和ISE实现滤波器的模块化和自动化... 本文以FPGA为硬件核心设计数字滤波系统,提出一种低成本高效FIR滤波器的设计方法。首先利用提出的AS型FIR滤波器实现结构,降低系统逻辑资源消耗、提高系统资源利用率及系统运行速度,然后综合采用SYSGEN和ISE实现滤波器的模块化和自动化设计,简化设计过程,降低实现难度。具体在XC3S500E4f320 FPGA上实现了一系列4阶到32阶的FIR滤波器,实验结果验证了方法的有效性。 展开更多
关键词 SYSGEN CSD编码 as型fir滤波器 加法树 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部