期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
AT24系列存储器数据串并转换接口的IP核设计
1
作者 谭文虎 彭新生 +1 位作者 刘守印 黄光明 《现代电子技术》 2002年第6期16-19,共4页
AT2 4系列 EEPROM芯片是基于 I2 C(Inter- Integrated Circuit)总线协议而设计的。该存储器与微处理器通信 ,需要把串行数据转换成并行数据 ,或把并行数据转换成串行数据后 ,通信过程才能进行。介绍用 VHDL语言设计该存储器数据串并转... AT2 4系列 EEPROM芯片是基于 I2 C(Inter- Integrated Circuit)总线协议而设计的。该存储器与微处理器通信 ,需要把串行数据转换成并行数据 ,或把并行数据转换成串行数据后 ,通信过程才能进行。介绍用 VHDL语言设计该存储器数据串并转换接口的 IP核 ,从而通过硬件 (FPGA或其他可编程芯片 )实现 AT2 4系列存储器与 8位微处理器之间的并行通信。 展开更多
关键词 I^2C总线 at24系列存储器 VHDL 串并转换 微处理器 总线协议
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部