期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
CMOS/SOI64Kb静态随机存储器 被引量:8
1
作者 韩郑生 周小茵 +2 位作者 海潮和 刘忠立 吴德馨 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2001年第1期47-52,共6页
对一种 CMOS/ SOI6 4Kb静态随机存储器进行了研究 ,其电路采用 8K× 8的并行结构体系 .为了提高电路的速度 ,采用地址转换监控 ( Address- Translate- Detector,ATD)、两级字线 ( Double- Word- L ine,DWL)和新型的两级灵敏放大等技... 对一种 CMOS/ SOI6 4Kb静态随机存储器进行了研究 ,其电路采用 8K× 8的并行结构体系 .为了提高电路的速度 ,采用地址转换监控 ( Address- Translate- Detector,ATD)、两级字线 ( Double- Word- L ine,DWL)和新型的两级灵敏放大等技术 ,电路存取时间仅 40 ns;同时 ,重点研究了 SOI静电泄放 ( Electrostatic- Discharge,ESD)保护电路和一种改进的灵敏放大器 ,设计出一套全新 ESD电路 ,其抗静电能力高达 42 0 0— 45 0 0 V.SOI6 4KbCMOS静态存储器采用 1.2 μm SOI CMOS抗辐照工艺技术 ,芯片尺寸为 7.8m m× 7.2 展开更多
关键词 atd电路 DWL技术 CMOS SOI 静随机存储器
下载PDF
UART波特率发生电路设计 被引量:2
2
作者 赵琳娜 赵煌 李红征 《电子与封装》 2010年第9期19-23,共5页
设计了一种基于"ATD+迭代法"的UART波特率发生电路。波特率发生电路中的ATD电路用于监测串行数据的变化,并在串行数据的边沿(上升沿或下降沿)输出低电平信号。波特率探测电路对ATD电路的输出信号的低电平和高电平分别进行计数... 设计了一种基于"ATD+迭代法"的UART波特率发生电路。波特率发生电路中的ATD电路用于监测串行数据的变化,并在串行数据的边沿(上升沿或下降沿)输出低电平信号。波特率探测电路对ATD电路的输出信号的低电平和高电平分别进行计数,该计数值和保持寄存器中存储的最小值比较,若前者小于后者,则保存寄存器中的最小值被该计数值取代,若前者大于后者,则保存寄存器中的最小值不变。经过一段时间比较迭代,最终得到设计需要的最小值,从而通过波特率发生器正确地输出串行数据的波特率。 展开更多
关键词 通用异步收发器 波特率发生电路 atd电路
下载PDF
CMOS/SOI 4kb静态随机存储器 被引量:4
3
作者 刘新宇 孙海峰 +2 位作者 刘洪民 韩郑生 海潮和 《功能材料与器件学报》 CAS CSCD 2002年第2期165-169,共5页
对一种CMOS/SOI4kb静态随机存储器进行了研究,其电路采用1k×4的并行结构体系。为了提高电路的速度和降低功耗,采用地址转换监控Address-Translate-Detector(ATD)、两级字线Double-Word-Line(DWL)和新型的两级灵敏放大等技术,其地... 对一种CMOS/SOI4kb静态随机存储器进行了研究,其电路采用1k×4的并行结构体系。为了提高电路的速度和降低功耗,采用地址转换监控Address-Translate-Detector(ATD)、两级字线Double-Word-Line(DWL)和新型的两级灵敏放大等技术,其地址取数时间为30ns,最小动态工作电流为30mA(工作电压5V,工作频率2MHz),静态维持电流为1mA。CMOS/SOI4kb静态随机存储器采用1.2μm单层多晶、双层金属的SOICMOS抗辐照工艺技术,其六管存储单元尺寸较小:12.8μm×8.4μm,芯片尺寸为:3.6mm×3.84mm。 展开更多
关键词 CMOS/SOI 静态随机存储器 atd电路 DWL技术 抗辐照工艺
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部