期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于国产FPGA的高速总线驱动设计及验证
被引量:
2
1
作者
魏志瑾
《舰船电子对抗》
2019年第3期108-111,共4页
介绍了基于国产K7系列和V5系列的现场可编程门阵列(FPGA)高速总线Aurora协议驱动设计方案,以及针对某国产FPGA性能和高速口的不稳定性,进行了逻辑约束优化,并在自主可控模块上实现了国产FPGA间3.125Gbps速率高速传输及帧格式通信,验证...
介绍了基于国产K7系列和V5系列的现场可编程门阵列(FPGA)高速总线Aurora协议驱动设计方案,以及针对某国产FPGA性能和高速口的不稳定性,进行了逻辑约束优化,并在自主可控模块上实现了国产FPGA间3.125Gbps速率高速传输及帧格式通信,验证了设计方案的可行性,对提高国产FPGA接口速率、传输稳定性及促进国产FPGA的广泛应用具有较大意义。
展开更多
关键词
现场可编程门阵列
aurora总线
驱动设计
逻辑约束
下载PDF
职称材料
题名
基于国产FPGA的高速总线驱动设计及验证
被引量:
2
1
作者
魏志瑾
机构
中国电子科技集团公司第二十研究所
出处
《舰船电子对抗》
2019年第3期108-111,共4页
文摘
介绍了基于国产K7系列和V5系列的现场可编程门阵列(FPGA)高速总线Aurora协议驱动设计方案,以及针对某国产FPGA性能和高速口的不稳定性,进行了逻辑约束优化,并在自主可控模块上实现了国产FPGA间3.125Gbps速率高速传输及帧格式通信,验证了设计方案的可行性,对提高国产FPGA接口速率、传输稳定性及促进国产FPGA的广泛应用具有较大意义。
关键词
现场可编程门阵列
aurora总线
驱动设计
逻辑约束
Keywords
field programmable gate array
aurora
bus
driver design
logic constraint
分类号
TP336 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于国产FPGA的高速总线驱动设计及验证
魏志瑾
《舰船电子对抗》
2019
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部