期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
一种校准线延时差异的方法分析
1
作者 刘文江 杨超 曲狄 《集成电路应用》 2024年第3期30-32,共3页
阐述一种在发送端通过自发自收的方式自动校准并行数据不同PIN延时的方法,可以有效提高接收芯片Clock和Data的相位裕度,降低因并行传输信号完整性指标较差,整个系统不稳定而出现花屏,闪屏的现象。
关键词 电路设计 BT656/bt1120 Skew校准
下载PDF
一种雷达视频记录中的RGB转YUV改进算法 被引量:1
2
作者 蔡委哲 杨东华 +1 位作者 王继生 邱晗 《电子技术与软件工程》 2023年第1期138-142,共5页
本文针对雷达记录视频数据采样色度信息丢失问题,提出一种自适应色度采样算法,相比传统标准的色度采样算法,该方法考虑亮度对人眼感知信息的影响,首先判定相邻像素亮度变化幅度,当亮度变化较少时,采用亮度加权的方式对色度进行采样处理... 本文针对雷达记录视频数据采样色度信息丢失问题,提出一种自适应色度采样算法,相比传统标准的色度采样算法,该方法考虑亮度对人眼感知信息的影响,首先判定相邻像素亮度变化幅度,当亮度变化较少时,采用亮度加权的方式对色度进行采样处理;当亮度变化较大时,采用色度优先的方式进行采样处理。实验研究表明,本算法可以实现雷达视频记录过程中色度信息的最佳记录效果,改善传统记录方式中雷达记录视频易失真的问题。 展开更多
关键词 RGB YUV bt1120 雷达记录视频
下载PDF
基于Zynq的SDI视频图像分割系统 被引量:3
3
作者 王炜琛 涂海洋 +1 位作者 王伟明 赵晓博 《计算机工程与科学》 CSCD 北大核心 2021年第10期1796-1802,共7页
为弥补传统视频图像分割器抗干扰能力弱、帧率低、设计复杂等缺点,选取XILINX Zynq XC7Z035 FPGA异构平台,并与SDI技术相融合,采用高清数字串行解码芯片TW6874对4路数字视频图像进行同步采集,输出BT.1120数据至FPGA,以实现4路视频分开... 为弥补传统视频图像分割器抗干扰能力弱、帧率低、设计复杂等缺点,选取XILINX Zynq XC7Z035 FPGA异构平台,并与SDI技术相融合,采用高清数字串行解码芯片TW6874对4路数字视频图像进行同步采集,输出BT.1120数据至FPGA,以实现4路视频分开显示。为满足视频图像的分辨率和帧率要求,首先对视频图像数据进行像素抽样,其次利用AXI4-Stream Data FIFO进行行输入缓存,处理数据灵活,便于拓展,为进一步集成算法提供了基础。AXI4-Stream Data FIFO每行960个数据产生s_axi_s2mm_tlast信号与AXI DMA进行握手,将数据缓存至DDR3 SDRAM中,缓存540行之后进行下一个缓冲区地址的切换,AXI DMA每路视频图像均有3个缓冲区,从而完成三缓存设计,保证视频图像无撕裂现象。最后将缓存数据输出至SMPTE SDI IP核进行显示。实验结果表明:该系统实现了4路SDI视频图像分割,系统资源占用少,且视频图像帧率高,层次明显,无撕裂、无失真现象。 展开更多
关键词 Zynq SDI BT.1120 AXI DMA 行缓存 DDR3 SDRAM 三缓存
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部