期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
一种新颖的乘法器核内建自测试设计方法 被引量:3
1
作者 雷绍充 邵志标 梁峰 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2006年第5期819-823,共5页
提出一种新颖的乘法器核内建自测试(BIST)方法,结合C可测性与伪随机测试的优点,所设计的测试电路的附加面积比传统的伪随机电路要低56%.该方法采用独特的赋值方法,生成精简的、故障覆盖率高于99%的测试图形,并用开发的软件对测试图形排... 提出一种新颖的乘法器核内建自测试(BIST)方法,结合C可测性与伪随机测试的优点,所设计的测试电路的附加面积比传统的伪随机电路要低56%.该方法采用独特的赋值方法,生成精简的、故障覆盖率高于99%的测试图形,并用开发的软件对测试图形排序和压缩,平均跳变密度和宽度得以大大减少.基于上述研究成果,可容易实现低成本BIST电路.基于Synopsys相关工具软件的模拟和分析结果表明,提出的BIST电路在面积、功耗和速度等方面均优于现有的BIST设计. 展开更多
关键词 低成本 c可测性 内建自测试 乘法器
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部