期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
嵌入式RSA加解密处理器 被引量:2
1
作者 杨骞 吴行军 +1 位作者 周润德 鲁瑞兵 《清华大学学报(自然科学版)》 EI CAS CSCD 北大核心 2001年第7期110-113,共4页
RSA加密是一个运算密集的过程 ,为了 CPU能实时进行处理 ,设计了一种嵌入式 RSA处理器 ,它可以在外部微处理器的控制下完成 RSA加解密运算。设计中采用了适合硬件实现的 CIOS方法 ,在保持硬件规模较小的同时加速模乘运算速度。在设计中... RSA加密是一个运算密集的过程 ,为了 CPU能实时进行处理 ,设计了一种嵌入式 RSA处理器 ,它可以在外部微处理器的控制下完成 RSA加解密运算。设计中采用了适合硬件实现的 CIOS方法 ,在保持硬件规模较小的同时加速模乘运算速度。在设计中还采用了窗口法减少模幂运算过程中所需进行的模乘运算次数 ,大大提高了处理速度。在电路的控制逻辑中 ,采取了流水线操作 ,进一步提高了处理速度。在 2 0 MHz的时钟频率下 ,该处理器完成 10 2 4bit的模幂运算最多只需 16 0 ms。电路规模约为 2 6 0 0 0等效逻辑门 。 展开更多
关键词 公钥密钥算法 RSA算法 模乘运算 cios方法 窗口法 嵌入式 加密解处理器
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部