期刊文献+
共找到485篇文章
< 1 2 25 >
每页显示 20 50 100
基于CPLD/FPGA的可裁剪MCU设计与应用 被引量:1
1
作者 罗进川 周炳炎 陈光 《单片机与嵌入式系统应用》 2023年第3期68-70,共3页
采用Verilog语言开发了一款基于CPLD/FPGA平台的可裁剪MCU。该MCU包含一个核心模块和一些常用的接口模块,具有32位的程序/外设寻址空间。采用特殊的“或”总线结构,可以灵活增删指令及外设接口模块,以适应应用需要或节省资源。MCU采用HD... 采用Verilog语言开发了一款基于CPLD/FPGA平台的可裁剪MCU。该MCU包含一个核心模块和一些常用的接口模块,具有32位的程序/外设寻址空间。采用特殊的“或”总线结构,可以灵活增删指令及外设接口模块,以适应应用需要或节省资源。MCU采用HDL语言开发,可在任意平台CPLD/FPGA之间移植。该MCU已在实践中使用,具有一定的实用价值。 展开更多
关键词 cpld fpga MCU 或总线 可裁剪 可移植
下载PDF
用VHDL语言在CPLD/FPGA上实现浮点运算 被引量:11
2
作者 沈明发 易清明 +1 位作者 黄伟英 周伟贤 《暨南大学学报(自然科学与医学版)》 CAS CSCD 2002年第5期19-24,共6页
 介绍了用VHDL语言在硬件芯片上实现浮点加/减法、浮点乘法运算的方法,并以Altera公司的FLEX10K系列产品为硬件平台,以MaxplusII为软件工具,实现了6点实序列浮点加/减法运算和浮点乘法运算.
关键词 超高速集成电路硬件描述语言 VHDL 浮点运算 复杂可编程逻辑器件 cpld/fpga 现场可编程门阵列 数字信号处理
下载PDF
FPGA/CPLD结构分析 被引量:9
3
作者 黄志军 张鹏 童家榕 《微电子学》 CAS CSCD 北大核心 1998年第5期345-353,共9页
对FPGA和CPLD进行了比较,并分别对FPGA/CPLD的基本逻辑单元、连线资源和整体结构进行了分析,最后,总结了FPGA/CPLD的发展方向,并提出了发展适合实现MCU的专用FPGA结构和相应CAD工具的想法。
关键词 模拟集成电路 芯片结构 fpga cpld
下载PDF
CPLD和FPGA器件性能特点与应用 被引量:9
4
作者 任敏 庞杰 胡庆 《传感技术学报》 CAS CSCD 2002年第2期165-168,共4页
复杂可编程逻辑器件 (CPLD)和现场可编程门阵列 (FPGA)是近年来迅速发展的大规模可编程专用集成电路(ASIC) ,在数字系统设计和控制电路中越来越受到重视 .文章介绍了这两种器件的基本结构、性能特点、设计流程及设计方法 .
关键词 可编程ASIC 数字系统设计 fpga cpld
下载PDF
FPGA/CPLD选型与设计优化 被引量:26
5
作者 董秀洁 杨艳 周游 《化工自动化及仪表》 CAS 北大核心 2009年第3期60-63,共4页
对FPGA/CPLD器件的结构与性能进行分析与对比,阐述了电子系统设计中FPGA/CPLD使用基本规则,根据实际的设计目标、结构特性、有效的基准数据、基准化测试进行选型。在系统速度、资源利用率、可靠性等方面结合项目设计对系统工作性能进行... 对FPGA/CPLD器件的结构与性能进行分析与对比,阐述了电子系统设计中FPGA/CPLD使用基本规则,根据实际的设计目标、结构特性、有效的基准数据、基准化测试进行选型。在系统速度、资源利用率、可靠性等方面结合项目设计对系统工作性能进行优化,给出了FPGA/CPLD的设计开发流程和资源共享、逻辑优化、串行化、流水线设计,关键路径、寄存器配平、竞争冒险、适配优化等具体实现的优化方法,为FPGA/CPLD作为系统级开发应用提供实用的设计方法和优化策略。 展开更多
关键词 fpga cpld 优化设计 VHDL
下载PDF
基于FPGA/CPLD的嵌入式VGA显示系统 被引量:10
6
作者 王恒心 熊庆国 +1 位作者 王鑫 陈礼敏 《微计算机信息》 北大核心 2008年第26期146-148,共3页
本文介绍了基于FPGA/CPLD的嵌入式VGA显示系统的设计,详细讨论了用VHDL设计行场扫描时序的方法,这种设计方法稍作改动便可产生任意行场扫描时序,具有很好的移植性。该显示系统已成功地在雷达图形显示系统中使用,且显示器的分辨率达到了1... 本文介绍了基于FPGA/CPLD的嵌入式VGA显示系统的设计,详细讨论了用VHDL设计行场扫描时序的方法,这种设计方法稍作改动便可产生任意行场扫描时序,具有很好的移植性。该显示系统已成功地在雷达图形显示系统中使用,且显示器的分辨率达到了1280*1024,刷新频率为60Hz。 展开更多
关键词 嵌入式 VHDL fpga cpld VGA显示
下载PDF
消除CPLD/FPGA器件设计中的毛刺 被引量:10
7
作者 何伟 张玲 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2002年第12期69-73,共5页
复杂可编程逻辑器件CPLD和现场可编程门列阵FPGA在现代数字系统设计中起着越来越重要的作用 ,但系统设计中出现的毛刺往往成为系统设计成功与否的障碍。本文介绍了CPLD FPGA设计中毛刺产生的原因 ,详细分析了在EDA环境下对毛刺进行判断... 复杂可编程逻辑器件CPLD和现场可编程门列阵FPGA在现代数字系统设计中起着越来越重要的作用 ,但系统设计中出现的毛刺往往成为系统设计成功与否的障碍。本文介绍了CPLD FPGA设计中毛刺产生的原因 ,详细分析了在EDA环境下对毛刺进行判断与定位的原理 ,论述了利用EDA工具消除毛刺的 3种方法与具体实现。通过实例分析表明 ,借助于功能强大的EDA工具 ,不仅可以在设计中十分方便地发现毛刺 ,而且可以精确定位 ,进而寻找消除毛刺的最佳方法和进行结果的验证。 展开更多
关键词 cpld/fpga器件 毛刺 复杂可编程逻辑器件 现场可编程门列阵 电子设计自动化 EDA 竞争-冒险现象 大规模集成电路 数字系统设计
下载PDF
基于CPLD/FPGA的任意分频器设计研究与仿真 被引量:5
8
作者 王耀琦 王小鹏 王静 《兰州交通大学学报》 CAS 2010年第4期10-13,共4页
在介绍整数分频、半整数分频算法的基础之上,提出了小数分频的基本算法和改进算法,并通过VerilogHDL语言实现了编程,在QuartusⅡ环境下进行仿真实验,且在Altera公司的芯片EPM240T100I5上得到了实现.实验结果表明:在CPLD/FPGA上完全可以... 在介绍整数分频、半整数分频算法的基础之上,提出了小数分频的基本算法和改进算法,并通过VerilogHDL语言实现了编程,在QuartusⅡ环境下进行仿真实验,且在Altera公司的芯片EPM240T100I5上得到了实现.实验结果表明:在CPLD/FPGA上完全可以实现整数和半整数分频,也能实现统计平均意义上的小数分频. 展开更多
关键词 整数分频 半整数分频 小数分频 cpld/fpga VERILOG HDL QuartusⅡ
下载PDF
单片机与FPGA/CPLD总线接口逻辑设计 被引量:5
9
作者 游志宇 董秀成 +1 位作者 杜杨 张洪 《微计算机信息》 北大核心 2008年第29期121-123,共3页
设计一种基于MCS-51单片机与FPGA/CPLD的总线接口逻辑,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。在设计中采用VHDL语言,实现MCS-51单... 设计一种基于MCS-51单片机与FPGA/CPLD的总线接口逻辑,实现单片机与可编程逻辑器件数据与控制信息的可靠通信,使可编程逻辑器件与单片机相结合,优势互补,组成灵活的、软硬件都可现场编程的控制系统。在设计中采用VHDL语言,实现MCS-51单片机与FPGA/CPLD的总线接口逻辑设计。试验表明,该总线接口逻辑工作稳定、可靠,使MCS-51单片机与FPGA/CPLD能够完美结合。 展开更多
关键词 单片机 可编程逻辑器件 fpga/cpld 总线 接口 VHDL
下载PDF
基于FPGA/CPLD的高速和低速UART的设计及其应用 被引量:7
10
作者 王永州 范多旺 《铁路计算机应用》 2006年第10期1-4,共4页
利用计算机软件技术(EDA技术)和FPGA/CPLD的灵活性可以方便快速地设计高速和低速的UART。高速的UART可以用在光纤通信上,低速的UART可以用在FPGA/CPLD和单片机的通信上。设计中包含UART的发送模块、接收模块和波特率发生器,所有功能的... 利用计算机软件技术(EDA技术)和FPGA/CPLD的灵活性可以方便快速地设计高速和低速的UART。高速的UART可以用在光纤通信上,低速的UART可以用在FPGA/CPLD和单片机的通信上。设计中包含UART的发送模块、接收模块和波特率发生器,所有功能的实现全部采用VHDL硬件描述语言来进行描述。设计、综合、仿真在QUARTUSII软件开发环境下实现。 展开更多
关键词 UART VHDL fpga/cpld 设计
下载PDF
基于CPLD/FPGA的VHDL语言电路优化设计 被引量:13
11
作者 杜志传 郑建立 《现代电子技术》 2010年第3期191-193,共3页
VHDL电路的优化目标是充分利用CPLD/FPGA芯片的内部资源,使设计文件能适配到一定规模的CPLD/FPGA芯片中,并提高系统的工作速度和降低系统成本。分析VHDL语言的特点,并从设计思想、语句运用和描述方法等方面对电路进行优化,提出了利用串... VHDL电路的优化目标是充分利用CPLD/FPGA芯片的内部资源,使设计文件能适配到一定规模的CPLD/FPGA芯片中,并提高系统的工作速度和降低系统成本。分析VHDL语言的特点,并从设计思想、语句运用和描述方法等方面对电路进行优化,提出了利用串行化设计思想和外扩E2PROM的方法对VHDL电路进行优化,通过对比实验,验证了这两种方法能有效减少程序占用的宏单元(Macro Cell)。 展开更多
关键词 VHDL cpld/fpga 电路设计 优化
下载PDF
FPGA/CPLD选型及与其他技术的融合 被引量:8
12
作者 王春玲 吴顺伟 《现代电子技术》 2007年第16期30-33,40,共5页
对FPGA和CPLD器件的逻辑结构和性能进行比较,阐明电子系统设计中FPGA/CPLD器件选型时应注意的基本原则,并论述FPGA/CPLD与以单片机、DSP为代表的嵌入式系统及SoPC,ASIC等技术相互融合的技术特征和趋势,充分证明FPGA/CPLD器件将与嵌入式... 对FPGA和CPLD器件的逻辑结构和性能进行比较,阐明电子系统设计中FPGA/CPLD器件选型时应注意的基本原则,并论述FPGA/CPLD与以单片机、DSP为代表的嵌入式系统及SoPC,ASIC等技术相互融合的技术特征和趋势,充分证明FPGA/CPLD器件将与嵌入式系统、SoC/ASIC等技术进一步广泛融合,在广阔的电子设计领域发挥不可忽视的作用。可为以FPGA/CPLD为代表的可编程逻辑器件的扩展应用提供借鉴。 展开更多
关键词 fpga cpld 嵌入式系统 SOPC
下载PDF
基于CPLD的FPGA快速配置电路的设计 被引量:6
13
作者 张洪刚 邢焕革 王德石 《电子技术应用》 北大核心 2006年第2期123-125,共3页
介绍了采用CPLD和Flash器件对FPGA实现快速并行配置,并给出了具体的硬件电路设计和关键模块的内部编程思路。
关键词 fpga 并行配置 FLASH cpld
下载PDF
基于ALTERA的FPGA/CPLD下载电路设计 被引量:4
14
作者 翟玉文 董萍 +1 位作者 杨潇 艾学忠 《吉林化工学院学报》 CAS 2004年第1期82-83,共2页
介绍了ALTERACPLD/FPGA可编程逻辑器件在系统配置方法,给出了ALTERAMAX和FLEX系列器件的下载电路.
关键词 ALTERA 可编程逻辑器件 现场可编程门阵列 下城电路 fpga/cpld
下载PDF
FPGA/CPLD可编程逻辑器件的在系统配置方法 被引量:9
15
作者 何伟 唐仁圣 张玲 《重庆大学学报(自然科学版)》 EI CAS CSCD 北大核心 2003年第5期125-128,共4页
讨论了基于SRAM技术的CPLD/FPGA可编程逻辑器件的编程方法 ,并以ALTERA公司FLEX10系列器件为例 ,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行 ,能在系统复位或上电时自动对器件编... 讨论了基于SRAM技术的CPLD/FPGA可编程逻辑器件的编程方法 ,并以ALTERA公司FLEX10系列器件为例 ,提出了一种利用微处理器对可编程逻辑器件进行在系统多方案配置的实用方法。该方法成本低廉、简单易行 ,能在系统复位或上电时自动对器件编程 ,不仅有效的解决了基于SRAM的CPLD/FPGA器件掉电易失性的问题 ,而且使单一芯片可以具有多种逻辑功能 ,实现了该类器件逻辑功能的在系统多方案的灵活配置。 展开更多
关键词 复杂可编程逻辑器件 现场可编程门阵列 被动串行配置PS 静态存贮器 电子设计自动化 在系统配置
下载PDF
基于CPLD/FPGA的多串口设计与实现 被引量:9
16
作者 粟慧龙 肖辽亮 《电子设计工程》 2011年第7期77-80,共4页
在工业控制中如何提高一对多的串口通讯可靠性和系统的集成性成为研究热点。本文利用嵌入式技术,提出基于CPLD/FPGA的多串口扩展设计方案。实现并行口到多个全双工异步通讯口之间的转换,并根据嵌入式系统实时性的需要,在每个UART接收器... 在工业控制中如何提高一对多的串口通讯可靠性和系统的集成性成为研究热点。本文利用嵌入式技术,提出基于CPLD/FPGA的多串口扩展设计方案。实现并行口到多个全双工异步通讯口之间的转换,并根据嵌入式系统实时性的需要,在每个UART接收器中开辟了8个接收缓冲单元,实现高速嵌入式CPU与RS232通讯设备之间的速度匹配,同时,串行口波特率等参数可根据需要进行设置。通过实践证明,本文设计的基于CPLD/FPGA的多串口完全符合工业控制中一对多串口通讯的要求。 展开更多
关键词 cpld/fpga 多串口扩展 全双工 异步通信 嵌入式系统
下载PDF
基于CPLD/FPGA的串行LED显示电路模块化设计 被引量:2
17
作者 杨泽林 郭中华 徐海英 《宁夏工程技术》 CAS 2005年第1期39-41,共3页
给出了一个基于C PL D/FPG A设计的软件模块化L E D显示电路.通过串行扫描方式驱动LE D数码管,可较少地占用可编程器件资源;并利用M A X P LU S II对动态扫描L E D显示电路进行仿真.最后,对动态扫描显示下数码管的亮度降低的原因进行分... 给出了一个基于C PL D/FPG A设计的软件模块化L E D显示电路.通过串行扫描方式驱动LE D数码管,可较少地占用可编程器件资源;并利用M A X P LU S II对动态扫描L E D显示电路进行仿真.最后,对动态扫描显示下数码管的亮度降低的原因进行分析,认为采用降低扫描频率,增大脉冲光对人眼的作用时间和增大驱动电流来提高LE D显示器亮度. 展开更多
关键词 cpld/fpga VHDL LED显示器
下载PDF
基于Max Ⅱ CPLD和Flash实现FPGA的多重配置 被引量:2
18
作者 邱金蕙 李振全 《河北科技大学学报》 CAS 2008年第2期158-160,共3页
随着FPGA芯片密度的增加,需要更大容量的配置芯片也在增长。首先讨论了FPGA的几种配置方式,然后给出了一种通过CPLD和通用Flash存储器实现FPGA的配置的方案,最后给出了系统设计方案、硬件电路图和软件流程。
关键词 fpga配置 FLASH cpld
下载PDF
基于CPLD/FPGA的出租车计费器 被引量:3
19
作者 吴冬梅 吴延海 邓玉玖 《电子技术应用》 北大核心 2004年第11期71-73,共3页
介绍了出租车计费器系统的组成及工作原理,简述了在EDA平台上用单片CPLD器件构成该数字系统的设计思想和实现过程。论述了车型调整模块、计程模块、计费模块、译码动态扫描模块等的设计方法与技巧。
关键词 计费 cpld/fpga 译码 数字系统 模块 EDA平台 cpld器件 动态扫描 单片 设计方法
下载PDF
基于FPGA/CPLD的占空比为1∶n的n分频器的设计 被引量:4
20
作者 何静 李清峰 《现代电子技术》 2006年第8期17-18,共2页
CPLD和FPGA都是可编程逻辑器件,利用他们进行数字系统设计具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及实时在线检验等优点。Verilog HDL是目前应用最为广泛的硬件描述语言之一,可以用来进行各... CPLD和FPGA都是可编程逻辑器件,利用他们进行数字系统设计具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及实时在线检验等优点。Verilog HDL是目前应用最为广泛的硬件描述语言之一,可以用来进行各种层次的逻辑设计,也可以进行数字系统的逻辑综合、仿真验证和时序分析。简要介绍了CPLD/FPGA器件的特点和应用范围,并以占空比为1∶5的5分频器的设计为例,介绍了在Max+Plus II开发软件下,利用Verilog HDL硬件描述语言设计数字逻辑电路的过程和方法,最后给出了仿真波形。 展开更多
关键词 Verilog HDL cpld/fpga数字逻辑电路设计 占空比 n分频器
下载PDF
上一页 1 2 25 下一页 到第
使用帮助 返回顶部