-
题名条件推测性十进制加法器的优化设计
- 1
-
-
作者
崔晓平
王书敏
刘伟强
董文雯
-
机构
南京航空航天大学电子信息工程学院
-
出处
《电子与信息学报》
EI
CSCD
北大核心
2016年第10期2689-2694,共6页
-
文摘
随着商业计算和金融分析等高精度计算应用领域的高速发展,提供硬件支持十进制算术运算变得越来越重要,新的IEEE 754-2008浮点运算标准也添加了十进制算术运算规范。该文采用目前最佳的条件推测性算法设计十进制加法电路,给出了基于并行前缀/进位选择结构的条件推测性十进制加法器的设计过程,并通过并行前缀单元对十进制进位选择加法器进行优化设计。采用Verilog HDL对32 bit,64 bit和128 bit十进制加法器进行描述并在Model Sim平台上进行了仿真验证,在Nangate Open Cell 45nm标准工艺库下,通过Synopsys公司综合工具Design Compiler进行了综合。与现有的条件推测性十进制加法器相比较,综合结果显示该文所提出的十进制加法器可以提升12.3%的速度性能。
-
关键词
十进制加法
条件推测十进制加法
并行前缀
进位选择加法器
-
Keywords
Decimal addition
conditional speculative decimal addition
Parallel prefix
carry select adder
-
分类号
TN431.2
[电子电信—微电子学与固体电子学]
-
-
题名数字信号处理器中高性能可重构加法器设计
被引量:1
- 2
-
-
作者
马鸿
李振伟
彭思龙
-
机构
中国科学院自动化研究所国家专用集成电路设计工程研究中心
-
出处
《计算机工程》
CAS
CSCD
北大核心
2009年第12期1-4,共4页
-
基金
国家科技支撑计划基金资助重点项目(2006BAK07B04)
中科院青年科技创新基金资助项目(DG07J01)
-
文摘
设计一款适用于高性能数字信号处理器的16位加法器。该加法器结合条件进位选择和条件"和"选择加法器的特点,支持可重构,可以进行2个16位数据或者4个8位数据的加法运算,同时对其进位链进行优化。相对于传统的条件进位选择加法器,在典型工作条件下,采用0.18μm工艺库标准单元,其延时降低46%,功耗降低5%。
-
关键词
条件进位选择加法器
条件“和”选择加法器
可重构加法器
-
Keywords
conditional carry select adder(ccs)
conditional Sum select adder(CSS)
re-configurable adder
-
分类号
TN911.72
[电子电信—通信与信息系统]
-