期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
DCVSL的SET特性分析
1
作者 程伟 李磊 成祥 《电子技术应用》 北大核心 2016年第12期81-84,共4页
利用SPICE电路模拟研究了DCVSL的SET特性。模拟了单端的SET脉冲在DCVSL中的传播特性,结果表明单端的SET脉冲经过两级DCVSL反相器后就基本被消除了。模拟了在负载和阈值电压不对称的条件下,双端的SET脉冲在DCVSL反相器链中的脉冲展宽效... 利用SPICE电路模拟研究了DCVSL的SET特性。模拟了单端的SET脉冲在DCVSL中的传播特性,结果表明单端的SET脉冲经过两级DCVSL反相器后就基本被消除了。模拟了在负载和阈值电压不对称的条件下,双端的SET脉冲在DCVSL反相器链中的脉冲展宽效应。结果表明,在最差情况下,DCVSL中的SET脉冲展宽效应比CMOS更明显;在典型情况下,双端的SET脉冲在DCVSL反相器链的传播过程中并没有展宽。 展开更多
关键词 电路模拟 SET dcvsl 脉冲展宽
下载PDF
采用交流能源的低功耗DCVSL电路研究 被引量:2
2
作者 吴训威 杭国强 M.Pedram 《中国科学(E辑)》 CSCD 北大核心 2002年第2期198-206,共9页
从改变CMOS电路中能量转换模式的观点出发,研究利用渐变功率时钟的低功耗CMOS电路设计.首先讨论钟控功率信号的代数表示及有关性质,然后归纳采用直流能源的互补CMOS逻辑门转化为采用交流能源的钟控CMOS门电路的设计过程.在此基础上进一... 从改变CMOS电路中能量转换模式的观点出发,研究利用渐变功率时钟的低功耗CMOS电路设计.首先讨论钟控功率信号的代数表示及有关性质,然后归纳采用直流能源的互补CMOS逻辑门转化为采用交流能源的钟控CMOS门电路的设计过程.在此基础上进一步提出采用交流能源的DCVSL电路设计.采用正弦功率时钟的PSPICE模拟证实了钟控DCVSL电路具有正确的逻辑功能及低功耗工作的特点.最后提出了一种将钟控信号转换为标准CMOS逻辑电平的接口电路并用计算机模拟验证了它的有效性. 展开更多
关键词 VLSI设计 低功耗技术 交流能源 钟控dcvsl电路 CMOS电路 差动级联电压开关逻辑电路 能量转换 数字电路
原文传递
Low power DCVSL circuits employing AC power supply 被引量:3
3
作者 吴训威 杭国强 Massoud Pedram 《Science in China(Series F)》 2002年第3期232-240,共9页
In view of changing the type of energy conversion in CMOS circuits, this paper investigates low power CMOS circuit design, which adopts a gradually changing power clock. First, we discuss the algebraic expressions and... In view of changing the type of energy conversion in CMOS circuits, this paper investigates low power CMOS circuit design, which adopts a gradually changing power clock. First, we discuss the algebraic expressions and the corresponding properties of clocked power signals. Then the design procedure is summed up for converting complementary CMOS logic gates employing DC power to the power-clocked CMOS gates employing AC power. On this basis, the design of differential cas-code voltage switch logic (DCVSL) circuits employing AC power clocks is proposed. The PSPICE simulations using a sinusoidal power-clock demonstrate that the designed power-clocked DCVSL circuit has a correct logic function and low power characteristics. Finally, an interface circuit to convert clocked signals into the standard logic levels of a CMOS circuit is proposed, and its validity is verified by computer simulations. 展开更多
关键词 VLSI design low power technique AC power clocked dcvsl circuit.
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部