基于DE2系统和QuartusⅡ软件,设计直接数字频率合成技术(Direct Digital Frequency Synthesizer,DDFS)的FPGA原型系统.设计中以VHDL实现DDFS所需的关键功能模块;将任意波形数据储存于定制的波形存储器中;利用嵌入式锁相环和分频器调节...基于DE2系统和QuartusⅡ软件,设计直接数字频率合成技术(Direct Digital Frequency Synthesizer,DDFS)的FPGA原型系统.设计中以VHDL实现DDFS所需的关键功能模块;将任意波形数据储存于定制的波形存储器中;利用嵌入式锁相环和分频器调节时钟频率;利用DE2中ADV7123内含的D/A转换器周而复始地将存储器内数字信号转换为波形模拟信号输出.仿真和实测表明了该设计的有效性和准确性,希望成为进一步深入研究和深化EDA实验教学环节的有效向导.展开更多
本文提出了一种直接数字频率合成器(DDFS)的设计,以Parallel_CORDIC(COrdinate Rotation Digital Computer)算法模块替代传统的查找表方式,实现了相位与幅度的一一对应,输出相位完全正交的正余弦波形;同时应用旋转角度预测及4:2的进位...本文提出了一种直接数字频率合成器(DDFS)的设计,以Parallel_CORDIC(COrdinate Rotation Digital Computer)算法模块替代传统的查找表方式,实现了相位与幅度的一一对应,输出相位完全正交的正余弦波形;同时应用旋转角度预测及4:2的进位保存加法器(CSA)技术,将速度比传统CORDIC算法提高41.7%,精度提高到10-4.最后以Xilinx的FPGA硬件实现整个设计.展开更多
文摘基于DE2系统和QuartusⅡ软件,设计直接数字频率合成技术(Direct Digital Frequency Synthesizer,DDFS)的FPGA原型系统.设计中以VHDL实现DDFS所需的关键功能模块;将任意波形数据储存于定制的波形存储器中;利用嵌入式锁相环和分频器调节时钟频率;利用DE2中ADV7123内含的D/A转换器周而复始地将存储器内数字信号转换为波形模拟信号输出.仿真和实测表明了该设计的有效性和准确性,希望成为进一步深入研究和深化EDA实验教学环节的有效向导.
文摘本文提出了一种直接数字频率合成器(DDFS)的设计,以Parallel_CORDIC(COrdinate Rotation Digital Computer)算法模块替代传统的查找表方式,实现了相位与幅度的一一对应,输出相位完全正交的正余弦波形;同时应用旋转角度预测及4:2的进位保存加法器(CSA)技术,将速度比传统CORDIC算法提高41.7%,精度提高到10-4.最后以Xilinx的FPGA硬件实现整个设计.