-
题名基于FPGA的DDR3协议解析逻辑设计
被引量:1
- 1
-
-
作者
谭海清
陈正国
陈微
肖侬
-
机构
国防科学技术大学计算机学院
高性能计算国家重点实验室(国防科学技术大学)
-
出处
《计算机应用》
CSCD
北大核心
2017年第5期1223-1228,1256,共7页
-
基金
国家自然科学基金资助项目(NSFC61433019
NSFC61472432)~~
-
文摘
针对采用DDR3接口来设计的新一代闪存固态盘(SSD)需要完成与内存控制器进行通信与交互的特点,提出了基于现场可编程门阵列(FPGA)的DDR3协议解析逻辑方案。首先,介绍了DDR3内存工作原理,理解内存控制器对存储设备的控制机制;然后,设计了接口协议解析逻辑的总体架构,采用FPGA实现并对其中的各个关键技术点,包括时钟、写平衡、延迟控制、接口同步控制等进行详细阐述;最后,通过modelsim仿真并进行板级验证,证明了该设计的正确性和可行性。在性能方面,通过单次读写、连续读写和混合读写三种模式下的数据读写测试,取得了最高77.81%的DDR3接口带宽利用率,在实际的SSD开发过程中能够有效提高系统的访问性能。
-
关键词
现场可编程门阵列
固态盘
同步时序设计
ddr3接口
-
Keywords
Field-Programmable Gate Array (FPGA)
Solid-State Driver (SSD)
synchronous timing design
ddr3 interface
-
分类号
TP391
[自动化与计算机技术—计算机应用技术]
-