期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
GPS基带芯片中存储器的可测性设计 被引量:2
1
作者 王红敏 高勇 杨媛 《电子器件》 CAS 2009年第2期306-310,共5页
GPS基带芯片中嵌入的存储器采用存储器内建自测试(Memory Built-in-Self-Test,MBIST)技术进行可测性设计,并利用一种改进型算法对存储器内建自测试电路的控制逻辑进行设计,结果表明整个芯片的测试覆盖率和测试效率均得到显著提高,电路... GPS基带芯片中嵌入的存储器采用存储器内建自测试(Memory Built-in-Self-Test,MBIST)技术进行可测性设计,并利用一种改进型算法对存储器内建自测试电路的控制逻辑进行设计,结果表明整个芯片的测试覆盖率和测试效率均得到显著提高,电路性能达到用户要求,设计一次成功。 展开更多
关键词 基带芯片 可测性设计(dft) 内建自测试(MBIST) 测试覆盖率
下载PDF
无线局域网通信芯片可测性设计及实现
2
作者 吕品 《中国集成电路》 2012年第10期61-64,共4页
可测性设计已应用在大规模集成电路设计中。本文介绍了可测性设计原理和实现技术。同时介绍了一款无线局域网(WLAN)芯片,根据该芯片的结构特点,介绍了本款芯片应用的可测性技术以及实现过程,对使用的EDA工具及设计方法进行了深入描述。... 可测性设计已应用在大规模集成电路设计中。本文介绍了可测性设计原理和实现技术。同时介绍了一款无线局域网(WLAN)芯片,根据该芯片的结构特点,介绍了本款芯片应用的可测性技术以及实现过程,对使用的EDA工具及设计方法进行了深入描述。最后对可测性设计实现的效果进行了说明,并给出部分测试结果。 展开更多
关键词 WLAN 可测性设计(dft) SCAN测试 ATPG MBIST
下载PDF
MIC总线控制器中存储器的可测性设计
3
作者 张瑾 余向阳 汪健 《集成电路通讯》 2007年第4期1-5,21,共6页
MIC总线控制器远程模块专用集成电路内部嵌入的存储器采用了存储器内建自测试技术(Memory Built-in-Self Test,MBIST),以此增加测试的覆盖率,同时MBIST还具有故障自动诊断功能,方便了对宏模块的故障定位和产生针对性测试向量。本文将介... MIC总线控制器远程模块专用集成电路内部嵌入的存储器采用了存储器内建自测试技术(Memory Built-in-Self Test,MBIST),以此增加测试的覆盖率,同时MBIST还具有故障自动诊断功能,方便了对宏模块的故障定位和产生针对性测试向量。本文将介绍用于嵌入式存储器设计的MBIST技术,并结合MIC总线控制器远程模块专用集成电路对存储器的可测性设计(DFT)进行阐述。 展开更多
关键词 内嵌式储存器可测性设计(dft) 内建自测试(MBIST) 自动测试向量生成(ATPG)
下载PDF
嵌入式网卡芯片设计及其低功耗DFT技术考虑 被引量:1
4
作者 郑靖华 郑朝霞 《计算机与数字工程》 2009年第1期144-148,共5页
针对目前应用于信息家电的以太网多芯片解决方案具有成本高、性能较低等问题,文章设计实现了一款以太网控制SoC单芯片。同时,为了获得较低的测试功耗,进行了可测试技术的低功耗优化。该芯片采用TSMC 0.25μm2P4M CMOS工艺流片,裸片面积... 针对目前应用于信息家电的以太网多芯片解决方案具有成本高、性能较低等问题,文章设计实现了一款以太网控制SoC单芯片。同时,为了获得较低的测试功耗,进行了可测试技术的低功耗优化。该芯片采用TSMC 0.25μm2P4M CMOS工艺流片,裸片面积为4.8×4.6 mm2,测试结果表明,该嵌入式以太网控制SoC芯片的故障覆盖率可达到97%,样片的以太网数据包最高吞吐量可以达到7 Mbits/s。 展开更多
关键词 线性伪随机序列(LFSR) 可测性设计(dft) 自建测试设计(BIST)
下载PDF
逻辑内建自测移相器的设计与优化 被引量:2
5
作者 梁骏 胡海波 张明 《电路与系统学报》 CSCD 2004年第4期103-106,137,共5页
逻辑内建自测(Logic BIST)测试结构是今后系统芯片(SOC)设计中芯片测试的发展方向。由于LFSR(线性反馈移位寄存器)生成的伪随机序列的高相关性导致故障覆盖率达不到要求,采用移相器可以降低随机序列的空间相关性,提高Logic BIST的故障... 逻辑内建自测(Logic BIST)测试结构是今后系统芯片(SOC)设计中芯片测试的发展方向。由于LFSR(线性反馈移位寄存器)生成的伪随机序列的高相关性导致故障覆盖率达不到要求,采用移相器可以降低随机序列的空间相关性,提高Logic BIST的故障覆盖率。本文分析了移相器的数学理论并提出了移相器设计与优化算法。该算法可以得到最小时延与面积代价下的高效移相器。 展开更多
关键词 LFSR BIST 移相器 SOC dft(可测性设计)
下载PDF
基于JTAG的互连测试技术 被引量:10
6
作者 张学斌 《今日电子》 2004年第4期5-6,共2页
边界扫描技术是当前测试技术研究的热点问题,本文主要介绍其互连测试技术的原理、算法和应用。
关键词 JTAG 互连测试技术 边界扫描技术 dft可测性设计 集成电路 算法
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部