期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
利用内存行激活信息的DRAM行扰动问题研究
1
作者 章铁飞 徐斌 《计算机工程与应用》 CSCD 北大核心 2021年第17期269-274,共6页
随着DRAM存储器制程的发展,存储单元尺寸更小,行扰动成为一个降低DRAM可靠性和暴露安全漏洞的关键性问题。提出一种基于内存行最近激活信息(RACPR)的解决DRAM行扰动问题的方法,主要思想是基于受害行的最近激活信息,利用被动激活操作与... 随着DRAM存储器制程的发展,存储单元尺寸更小,行扰动成为一个降低DRAM可靠性和暴露安全漏洞的关键性问题。提出一种基于内存行最近激活信息(RACPR)的解决DRAM行扰动问题的方法,主要思想是基于受害行的最近激活信息,利用被动激活操作与专用的主动刷新操作具有相同的防止行扰动的效果,减少不必要的主动刷新操作。提出最近激活计数器(RAC)来跟踪内存行的被动激活信息,并优化RAC的结构和操作,以降低其复杂性和开销。提出的RACPR方法性能开销可忽略,面积成本为0.006%。实验结果表明:与以往的概率方法相比,RACPR方法平均减少75%的主动刷新次数,并提供更好的平均内存访问性能。 展开更多
关键词 dram存储 行扰动 概率刷新 最近激活计数器
下载PDF
一种基于电路简化的DRAM逻辑参数提取方法
2
作者 李训根 严晓浪 +1 位作者 葛海通 罗小华 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2005年第5期681-684,共4页
提出了一种动态随机存储器(DRAM)逻辑参数提取的新方法.利用DRAM在给定一组输入激励波形时只有部分存储单元是活动的以及电路结构很规整的特点,通过去掉不活动存储单元及合并活动Bit线上的负载来简化电路.提出了DRAM逻辑的激励波形生成... 提出了一种动态随机存储器(DRAM)逻辑参数提取的新方法.利用DRAM在给定一组输入激励波形时只有部分存储单元是活动的以及电路结构很规整的特点,通过去掉不活动存储单元及合并活动Bit线上的负载来简化电路.提出了DRAM逻辑的激励波形生成等算法,减少了逻辑参数提取过程中引入的人为误差.研究表明,新方法能够很好地保持电路原有的功能特性和电气特性,基于此方法测得的逻辑参数有较好的精度,并大大加快了提取速度. 展开更多
关键词 动态随机存储器(dram) 逻辑参数 存储单元 电路简化
下载PDF
基于二维数据DRAM访问的缓冲管理器设计
3
作者 刘政林 赵慧波 +1 位作者 周云明 邹雪城 《华中科技大学学报(自然科学版)》 EI CAS CSCD 北大核心 2005年第4期55-57,共3页
根据DVD数据处理速度的要求和纠错数据块的特征,提出一种基于数据重排的数据访问管理方式,实现高速高效DRAM访问的数据缓冲管理器设计,达到比较高的RS PC行和列译码速度,以实现全程流水线处理的RS PC译码器设计.本设计采用MT4 8LC8M 16A... 根据DVD数据处理速度的要求和纠错数据块的特征,提出一种基于数据重排的数据访问管理方式,实现高速高效DRAM访问的数据缓冲管理器设计,达到比较高的RS PC行和列译码速度,以实现全程流水线处理的RS PC译码器设计.本设计采用MT4 8LC8M 16A2 ,可以达到二维数据访问方式,其DRAM带宽80Mbyte×16bit/s ,满足RS PC译码4 0Mbyte/s码字处理的缓冲要求,该设计为其他二维结构数据的DRAM访问提供一种可供参考的设计方法,具有很好的实用性. 展开更多
关键词 缓冲管理器 动态随机存储器(dram) 数据重排 DVD 里得-所罗门乘积码
下载PDF
Infineon在IDF上展示DDR2DRAM解决方案
4
《电子产品世界》 2004年第05A期89-89,共1页
关键词 Infineon公司 DDR2 dram存储 0.11微米工艺
下载PDF
优化内存系统能效的DRAM架构研究综述 被引量:1
5
作者 展旭升 包云岗 孙凝晖 《高技术通讯》 EI CAS 北大核心 2018年第9期794-812,共19页
介绍了不同层次优化内存系统能效研究的现状,对通过修改动态随机存取存储器(DRAM)架构优化内存系统能效的研究进行了详细论述。概述了通过修改内存控制器和操作系统实现的高能效DRAM系统的研究。着重介绍了通过修改DRAM架构实现内存系... 介绍了不同层次优化内存系统能效研究的现状,对通过修改动态随机存取存储器(DRAM)架构优化内存系统能效的研究进行了详细论述。概述了通过修改内存控制器和操作系统实现的高能效DRAM系统的研究。着重介绍了通过修改DRAM架构实现内存系统能效优化的研究,并将这些研究分为"低延迟的DRAM架构"和"低功耗的DRAM架构"两大类进行介绍,其中低延迟架构的研究包括优化关键操作、降低平均访存延迟以及提升请求并发度等3个方面;低功耗的架构研究包括细粒度激活、低功耗与低频率芯片、优化写操作、优化刷新操作以及多粒度访存等5个方面。最后给出了关于修改DRAM架构实现内存能效优化的总结和展望。 展开更多
关键词 内存 动态随机存取存储器(dram) 内存控制器 架构 能效 低延迟 低功耗
下载PDF
大数据中心固态存储技术研究
6
作者 郎为民 安海燕 +1 位作者 姚晋芳 赵毅丰 《电信快报(网络与通信)》 2018年第2期1-5,共5页
比较SRAM(静态随机存取存储器)、DRAM(动态随机存取存储器)、闪存、磁盘和磁带等存储技术的性能,描述存储器层次结构,分析大数据中心云存储系统部署固态硬盘需克服的限制条件及两种用于遏制写入放大的技术,列举RAMCloud和Memcached两大... 比较SRAM(静态随机存取存储器)、DRAM(动态随机存取存储器)、闪存、磁盘和磁带等存储技术的性能,描述存储器层次结构,分析大数据中心云存储系统部署固态硬盘需克服的限制条件及两种用于遏制写入放大的技术,列举RAMCloud和Memcached两大实例,说明一致性散列算法的原理和应用。 展开更多
关键词 大数据中心 固态存储 SRAM(静态随机存取存储器) dram(动态随机存取存储器) RAMCloud MEMCACHED
下载PDF
随身的乐趣——SHARP MT-AV1随身看
7
作者 蓝天 《消费电子》 2003年第Z1期56-61,共6页
我不知道该如何来形容眼前的这部夏普便携式影音播放机。思考了许久,我想,还是叫它“随身看”更贴切些吧。 通常,我们说到便携式的播放机,首先会想到MP3或是MD。它们的体积都够小,播放时间虽不至于“延绵不绝”,不过,应付日常的使用都... 我不知道该如何来形容眼前的这部夏普便携式影音播放机。思考了许久,我想,还是叫它“随身看”更贴切些吧。 通常,我们说到便携式的播放机,首先会想到MP3或是MD。它们的体积都够小,播放时间虽不至于“延绵不绝”,不过,应付日常的使用都已足够。况且,无论是MD碟或MP3的存储器,它们几乎就是一次性投资,售价相对也比较低廉。如果要想兼顾到影像的重播,还有便携式的DVD或VCD机,就目前来看,它们的体积和重量都已经降到了我们能够承受的范围之内,包括附带液晶屏的那种,问题仅仅在于它们的价位还存在一些障碍,并非人人能够享受得到。再若是想自己录制一些影像或音乐(特别是影像)以便随时随地进行重放,就好像有些难度了,虽然说已经有各种各样的模拟或数码录像机以及电脑上用到的CD-R、DVD-R,却始终未曾见到过便携式的录像机。 夏普的MT-AV1“随身看”在这方面就迈出了一步,令我们都有机会尝a试随时随地进行录音/录像,而且还能随身携带、随时观看。它有一个3"的TFT液晶屏,看上去就好像是部放置在轿车前排的迷你型电视机。不同的是,它并不能用来接收无线的电视信号,它依靠内置的64M DRAM存储器或另配的64M/128MSD闪存来进行音画录播。说得再确切一点,它是部基于MPEG-4视频和MP3音频技术的可录放型便携式数码播放机, 展开更多
关键词 便携式 液晶屏 播放时间 闪存 变压器 dram存储 录音 剩余时间 播放机 兼容性
下载PDF
外部高速缓存与非易失内存结合的混合内存体系结构特性评测 被引量:1
8
作者 潘海洋 刘宇航 +1 位作者 卢天越 陈明宇 《高技术通讯》 CAS 2021年第5期464-478,共15页
以非易失性存储器(NVM)作为主存且以动态随机存取存储器(DRAM)作为片外高速缓存(EC),是一种可以满足大数据应用内存容量需求的新型混合内存结构(ECNVM)。该结构同时具有NVM的大存储容量和DRAM的低存取延迟的优点。传统的结构是以片内SRA... 以非易失性存储器(NVM)作为主存且以动态随机存取存储器(DRAM)作为片外高速缓存(EC),是一种可以满足大数据应用内存容量需求的新型混合内存结构(ECNVM)。该结构同时具有NVM的大存储容量和DRAM的低存取延迟的优点。传统的结构是以片内SRAM作为片内高速缓存(IC)且以DRAM作为主存(IC-DRAM)。与ICDRAM相比,EC-NVM在容量比、延迟比方面均有显著不同,导致在IC-DRAM场景下的设计方法和优化策略直接迁移到EC-NVM上未必有良好的效果。本文评测了 EC-NVM的体系结构特性(包括高速缓存粒度、关联度、替换算法、预取算法等),获得了指导ECNVM结构的设计和优化的一系列发现。 展开更多
关键词 非易失内存(NVM) 动态随机存取存储器(dram)高速缓存 大数据应用
下载PDF
计算机系统使用环境及维护中的几个问题
9
作者 常建平 《警察技术》 北大核心 1997年第3期38-40,共3页
关键词 计算机系统 使用环境 计算机电源线 接地电阻 交流电源 静电 计算机故障 机房 逻辑电路 动态存储dram
下载PDF
有关CACHE数据一致性问题的探讨
10
作者 周三元 《辽东学院学报(社会科学版)》 1999年第2期59-60,共2页
在现代计算机中广泛使用高速缓冲存储器─—CACHE,本文简单分析了CACHE的性能、特点、工作原理,然后重点阐述了使用CACHE后如何确保计算机系统中CACHE和主存中相关数据一致性及有关方法。
关键词 中央处理器(CPU) 高速缓冲存储器(CACHE) 动态存储器(dram) 静态存储器(SRAM)
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部