期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于DSP和FPGA的UART系统设计 被引量:3
1
作者 李军辉 李紫阳 张雪 《苏州科技学院学报(自然科学版)》 CAS 2009年第2期55-59,共5页
基于DSP和FPGA的异步串口UART的工作原理和软、硬件设计。采用DSP作为处理器,将UART的核心功能嵌入到PFGA内部,并利用DSP的EDMA功能完成FPGA内部FIFO和DSP内部RAM中乒乓缓冲器之间的数据传输。使用VHDL硬件描述语言对PFGA进行编程,并在Q... 基于DSP和FPGA的异步串口UART的工作原理和软、硬件设计。采用DSP作为处理器,将UART的核心功能嵌入到PFGA内部,并利用DSP的EDMA功能完成FPGA内部FIFO和DSP内部RAM中乒乓缓冲器之间的数据传输。使用VHDL硬件描述语言对PFGA进行编程,并在Quartus II 7.2中完成了时序仿真,最后在Altera的CYCLONE系列FPGA上下载实现,验证了用FPGA实现串口通信的可行性。 展开更多
关键词 dsp fpga 异步串行接口 先入先出数据缓存器 VHDL
下载PDF
基于DSP和FPGA的高速串行通信系统设计 被引量:2
2
作者 张雪 徐晓苏 张国龙 《舰船电子工程》 2009年第5期66-69,共4页
在基于DSP和FPGA的嵌入式组合导航系统中,为了满足系统微型化、高性能度的要求,采用DSP作为处理器,由PFGA集成多串行口的扩展等其他功能。DSP通过外部存储器接口(EMIF)接口实现和FPGA通信。利用DSP的EDMA功能完成FPGA内部FIFO和DSP内部... 在基于DSP和FPGA的嵌入式组合导航系统中,为了满足系统微型化、高性能度的要求,采用DSP作为处理器,由PFGA集成多串行口的扩展等其他功能。DSP通过外部存储器接口(EMIF)接口实现和FPGA通信。利用DSP的EDMA功能完成FPGA内部FIFO和DSP内部RAM中乒乓缓冲器之间的数据传输,可以使DSP专注于复杂的导航解算,从而可提高系统串行通信的效率和速度。 展开更多
关键词 dsp fpga uart fifo edma
下载PDF
基于DM6437的EMIF接口的低引脚FPGA设计方法
3
作者 张庆林 文思群 +1 位作者 胡旭洋 邓祥林 《电子技术与软件工程》 2013年第16期162-163,共2页
给出了TI公司达芬奇系列TMS320DM6437的DSP通过EMIF接口与Xilinx公司Virtex-5系列的FPGA数据通信的设计方法,主要是采用了两个异步FIFO达到双工通信的目的,相对于采用传统双口RAM的方式引脚数变少,减小了FPGA设计的片上面积。通过测试,... 给出了TI公司达芬奇系列TMS320DM6437的DSP通过EMIF接口与Xilinx公司Virtex-5系列的FPGA数据通信的设计方法,主要是采用了两个异步FIFO达到双工通信的目的,相对于采用传统双口RAM的方式引脚数变少,减小了FPGA设计的片上面积。通过测试,实验完成了使用EDMA将数据从DSP发送到FPGA,又从FPGA发送到DSP的回环测试,验证了方法的正确性。 展开更多
关键词 fpga dsp fifo EMIF edma
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部