期刊文献+
共找到1,034篇文章
< 1 2 52 >
每页显示 20 50 100
在DSP处理器上并行实现ATR算法 被引量:3
1
作者 马君国 王远模 +1 位作者 常华俊 付强 《电子技术应用》 北大核心 2003年第7期8-10,共3页
介绍了由DSP芯片构成的多处理器并行系统的结构和性能以及在多处理器并行系统上并行实现ATR算法需要考虑的主要问题,着重研究了在指令级并行DSP处理器上实现ATR算法的并行化软件开发方法,对ATR算法的实用化和工程化具有重要的参考价值。
关键词 dsp处理 ATR算法 数字信号处理 自动目标识别 并行算法 软件设计
下载PDF
基于JTAG的DSP处理器嵌入式调试接口设计 被引量:5
2
作者 吴皓 刘鹏 《计算机工程》 EI CAS CSCD 北大核心 2005年第1期228-230,共3页
介绍了基于IEEE1149.1 JTAG协议的DSP处理器嵌入式调试接口的设计。从该接口的整体结构框图到详细设计,进行了详细的阐述。该接口成功地应用于32bits DSP处理器MD32中,通过了FPGA验证和仿真验证,证明了其设计的正确性,具有很好的参考价值。
关键词 接口设计 嵌入式 dsp处理 JTAG 详细设计 IEEE1149.1 正确性 FPGA验证 仿真验证 MD
下载PDF
并行DSP处理器上JPEG算法的实现研究 被引量:1
3
作者 刘杰 康克军 李政 《计算机工程》 CAS CSCD 北大核心 2000年第11期50-51,共2页
JPEG算法由于效率高和实用性强获得了广泛的应用;而并行处理器DSP具有高产的并行处理能力,因而适合于图象的实时处理.提出了在TI的并行处理器DSP-C80上并行和快速实现JPEG算法的方法,实现了高速实时图象压缩.
关键词 并行dsp处理 JPEG算法 图象压缩 图象编码
下载PDF
DSP处理器和通用处理器的比较 被引量:1
4
作者 岳虹 沈立 +1 位作者 戴葵 王志英 《计算机科学》 CSCD 北大核心 2005年第3期166-168,206,共4页
随着嵌入式系统的广泛应用,其应用程序的功能变得越来越强大和复杂,从而要求嵌入式处理器系统既能有效支持运算密集型的应用,又能有效支持控制密集型的应用。数字信号处理器(DSPs)能够有效进行运算密集型的实时计算;另一方面,通用微处理... 随着嵌入式系统的广泛应用,其应用程序的功能变得越来越强大和复杂,从而要求嵌入式处理器系统既能有效支持运算密集型的应用,又能有效支持控制密集型的应用。数字信号处理器(DSPs)能够有效进行运算密集型的实时计算;另一方面,通用微处理器(GPPs)则对控制密集型的应用提供有效的支持。本文从DSP处理器和通用微处理器的功能出发,讨论了两者在指令集、体系结构及存储器结构等方面的异同,同时对两者的性能也进行了评测和比较。结果表明,DSP处理器和通用微处理器都很难同时高效支持运算密集型的应用和控制密集型的应用。将两者体系结构进行融合,研究开发融合型高性能微处理器,是解决该问题的有效途。 展开更多
关键词 dsp处理 通用处理 嵌入式系统 运算密集型 控制密集型 指令集 体系结构
下载PDF
基于DSP处理器的MP3解码器的优化 被引量:1
5
作者 吴全玉 杨燕翔 《信息技术》 2005年第8期36-37,68,共3页
音频格式MP3(第三层)是现在非常流行的一种数字音频压缩技术,适应于微小的移动设备,如MP3播放器和手机等。它们内置的解码器大多或者是基于DSP,或者是RISC处理器,虽然基于汇编语言的解码程序已经很成熟高效,但是不方便移植。文中提出的... 音频格式MP3(第三层)是现在非常流行的一种数字音频压缩技术,适应于微小的移动设备,如MP3播放器和手机等。它们内置的解码器大多或者是基于DSP,或者是RISC处理器,虽然基于汇编语言的解码程序已经很成熟高效,但是不方便移植。文中提出的优化解码程序是基于标准C语言的,只要添加不同类型的DSP头文件,就可以移植应用。已经成功解出MP3(44.1kHz,128kbps),并且满足国际音频组要求的限制精度。 展开更多
关键词 MP3解码器 dsp处理 优化 C程序
下载PDF
单片DSP处理器功能系统的SOPC技术设计 被引量:5
6
作者 唐颖 《单片机与嵌入式系统应用》 2006年第12期7-9,共3页
结合Altera公司推出的Nios II嵌入式软核处理器,提出一种具有常规DSP处理器功能的Nios II系统SOPC解决方案;利用Nios II可自定义指令的特点,通过Matlab和DSP Builder或直接用VHDL设计并生成复数乘法器、整数乘法器和浮点乘法器等硬件模... 结合Altera公司推出的Nios II嵌入式软核处理器,提出一种具有常规DSP处理器功能的Nios II系统SOPC解决方案;利用Nios II可自定义指令的特点,通过Matlab和DSP Builder或直接用VHDL设计并生成复数乘法器、整数乘法器和浮点乘法器等硬件模块,将它们定制为相应的指令,从而将软件的灵活性和硬件的高速性结合起来,较好地解决了传统DSP处理器所面临的速度问题、硬件结构不可重构性问题、开发升级周期长和不可移植性等问题。 展开更多
关键词 NiosⅡ 可编程片上系统(SOPC) dsp处理 FPGA
下载PDF
用于专用DSP处理器的高速低功耗的IEEE32位浮点加法器 被引量:1
7
作者 孙旭光 毛志刚 来逢昌 《微处理机》 2003年第1期11-13,共3页
本文我们描述了一个符合 IEEE75 4单精度浮点标准的加法器。这个浮点加法器的设计基于 TSMC2 .5 V0 .2 5 μm CMOS工艺。它将用于 2 0 0 MHz的专用 DSP处理器。为了在高速运算的同时降低功耗 ,本文在采用了并行运算提高速度的同时 ,通... 本文我们描述了一个符合 IEEE75 4单精度浮点标准的加法器。这个浮点加法器的设计基于 TSMC2 .5 V0 .2 5 μm CMOS工艺。它将用于 2 0 0 MHz的专用 DSP处理器。为了在高速运算的同时降低功耗 ,本文在采用了并行运算提高速度的同时 ,通过控制逻辑模块关闭不必要的运算模块的操作来减小整个电路功耗。另外 ,在电路设计中大量使用传输管逻辑 ,提高速度并降低整个电路的面积和功耗。加法器的运算时间是 3 .986 展开更多
关键词 专用dsp处理 IEEE32位浮点加法器 传输管逻辑 CMOS工艺 功能模块
下载PDF
嵌入式DSP处理器的体系结构设计 被引量:2
8
作者 钟冬庆 《微计算机信息》 北大核心 2006年第10Z期70-71,172,共3页
本文就总线结构、指令系统、存储系统、流水线、寻址方式等几个方面对一个嵌入式DSP处理器μDSP的体系结构设计进行了详细的阐述。
关键词 嵌入式dsp处理 体系结构设计
下载PDF
面向电机控制的两种DSP处理器
9
作者 胡军飞 卓放 谢瑜 《基础自动化》 CSCD 2000年第1期57-60,共4页
介绍了新一代用于交流调速的典型DSP处理器结构与性能特点、并介绍嵌入式数字信号处理芯片ADMC401TMS320C240,探讨了运用嵌入式数字信号处理芯片的交流调速系统的实现。
关键词 电机控制 dsp dsp处理 交流调速
下载PDF
DSP处理器课程教学方法研究
10
作者 吴庆国 徐欣 《中国科教创新导刊》 2008年第20期173-174,共2页
本文介绍了“DSP处理器”课程的特点及所涉及的内容,对教学方法及效果进行了讨论,并设计了相关的实验步骤与内容,强调实践的重要性。
关键词 dsp处理 教学方法
下载PDF
一种面向64位DSP处理器的可重构ALU研究及设计 被引量:2
11
作者 高向强 冯春阳 +2 位作者 闫鑫 杨靓 曹辉 《微电子学与计算机》 CSCD 北大核心 2015年第10期1-6,共6页
研究并实现了一种面向64位DSP处理器的可重构ALU,该ALU由4×4阵列的计算单元通过交叉开关互联构成,并支持32/64位定点数基本类型计算和可重构类型计算,32/40/64位浮点数基本类型计算和可重构类型计算.设计中采用复用64定点乘法器、6... 研究并实现了一种面向64位DSP处理器的可重构ALU,该ALU由4×4阵列的计算单元通过交叉开关互联构成,并支持32/64位定点数基本类型计算和可重构类型计算,32/40/64位浮点数基本类型计算和可重构类型计算.设计中采用复用64定点乘法器、64位左移/右移移位器等电路资源、统一定/浮点译码及计算模型等方法有效地降低了电路资源和设计复杂度.利用型号为xc6vsx315t-1ff1759的FPGA进行综合实现时,可重构ALU占用硬件资源为15 347个LUTs,时钟频率达到100 MHz. 展开更多
关键词 dsp处理 可重构计算 计算单元 ALU
下载PDF
DSP处理器XINTF接口与液晶并口的兼容通信设计 被引量:3
12
作者 王一丁 魏忠义 董毅 《西安工程大学学报》 CAS 2016年第3期306-311,共6页
为解决实际中常利用的DSP的I/O口模拟并口的方法解决与该类液晶的并口通信兼容问题中存在的程序效率较低、占用端口硬件资源多且无法复用等问题,提出利用逻辑门电路或可编程逻辑器件编程实现XINTF接口产生与液晶并口匹配时序达到两者之... 为解决实际中常利用的DSP的I/O口模拟并口的方法解决与该类液晶的并口通信兼容问题中存在的程序效率较低、占用端口硬件资源多且无法复用等问题,提出利用逻辑门电路或可编程逻辑器件编程实现XINTF接口产生与液晶并口匹配时序达到两者之间的兼容通信.通过逻辑分析仪观察改进后获得时序和所需时序的匹配程度以及DSP处理器与液晶并口的真实通信系统实现规定通信内容.实验结果证实了该方案的正确性、可行性和灵活性. 展开更多
关键词 XINTF接口 dsp处理 液晶并口 兼容通信 组合逻辑 时序
下载PDF
RISC/DSP处理器数据转发机制设计 被引量:2
13
作者 俞国军 刘鹏 姚庆栋 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2006年第7期999-1004,共6页
针对一种RISC/DSP结构处理器MediaDSP3201(MD32),给出了一种分布式数据转发机制设计策略,有效地避免了MD32在执行过程中不必要的流水线停顿,并通过“数据转发链模型”实现.此策略在考虑转发效率的同时,通过电路优化避免转发电路对流水... 针对一种RISC/DSP结构处理器MediaDSP3201(MD32),给出了一种分布式数据转发机制设计策略,有效地避免了MD32在执行过程中不必要的流水线停顿,并通过“数据转发链模型”实现.此策略在考虑转发效率的同时,通过电路优化避免转发电路对流水级时延的影响,以提高处理器整体性能.最后以MPEG解码程序为例,说明该策略以较小的硬件成本(占MD32资源的3.7%)有效地降低了CPI值,比集中式数据转发机制的处理性能提高了36%. 展开更多
关键词 RISC/dsp处理 流水线 数据转发 电路时延
下载PDF
一种DSP处理器接口驱动程序设计方法
14
作者 李莉 《无线互联科技》 2018年第13期72-74,共3页
文章在uC/OS Ⅱ系统上设计了一种DSP处理器驱动程序。该程序能够驱动TMS320LF2407A处理器进行数字信号的采样和各种数字计算。汽油机转速信号采样和FFT计算实验结果表明,该算法具有较好的准确率。
关键词 UC/OS dsp处理 驱动程序
下载PDF
DSP处理器单粒子翻转率测试系统的研制 被引量:3
15
作者 雷志军 蒋炯炜 +2 位作者 郭刚 薛海卫 雷志广 《半导体技术》 CAS 北大核心 2019年第1期73-79,共7页
航天器及其内部元器件在太空中会受到单粒子效应(SEE)带来的威胁,因此航天用电子器件在装备前必须进行抗SEE能力的测试评估。针对传统测试方法存在的测试系统程序容易在辐照过程崩溃、统计翻转数不准确、单粒子闩锁(SEL)辨别不清晰和忽... 航天器及其内部元器件在太空中会受到单粒子效应(SEE)带来的威胁,因此航天用电子器件在装备前必须进行抗SEE能力的测试评估。针对传统测试方法存在的测试系统程序容易在辐照过程崩溃、统计翻转数不准确、单粒子闩锁(SEL)辨别不清晰和忽略内核翻转统计等问题,设计了一种测试系统,通过片外加载与运行程序从而减少因辐照导致片内程序异常的现象;通过片外主控电路统计被测电路翻转数使统计翻转结果准确;通过主控电路控制被测电路时钟供给排除因频率增加导致电流过大而误判发生SEL的情况;通过内核指令集统计内核翻转数。实验结果表明,该测试系统可以实时全面地监测数字信号处理器(DSP)的SEE,并有效防止辐照实验器件(DUT)因SEL而失效。 展开更多
关键词 dsp处理 单粒子效应(SEE) 测试系统 抗辐照 单粒子翻转率 现场可编程门阵列(FPGA)
下载PDF
嵌入式可重构DSP处理器的指令译码器设计 被引量:1
16
作者 韩亮 陈杰 陈晓东 《微电子学与计算机》 CSCD 北大核心 2004年第7期91-94,146,共5页
在对我们研发的代号为CoStar的嵌入式可重构32位DSP(DigitalSignalProcessing)处理器的结构作简要介绍的基础上,着重阐述了其指令译码器的设计。文章的重点放在我们提出的一些新颖的设计思想上:为支持CoStar的复杂流水线、SIMD(SingleIn... 在对我们研发的代号为CoStar的嵌入式可重构32位DSP(DigitalSignalProcessing)处理器的结构作简要介绍的基础上,着重阐述了其指令译码器的设计。文章的重点放在我们提出的一些新颖的设计思想上:为支持CoStar的复杂流水线、SIMD(SingleInstructionstreamoverMultipleDatastreams)和可重构而采用的相对集中的分布式译码、多模式指令复用等技术;为降低译码器的面积和功耗而采用的嵌套式的分类译码、类型合并、译码预判、信号合并等技术。 展开更多
关键词 dsp处理 指令 译码器 分布式译码 分类译码
下载PDF
多DSP处理器HOST接口的硬件设计 被引量:2
17
作者 季晓燕 江鹏 蔡慧智 《国外电子测量技术》 2005年第8期29-33,共5页
在现代通信、雷达和声纳系统中,需要进行非常复杂的数据处理。目前解决这些问题的有效办法是将多个DSP组成阵列处理系统,以增加整体数据处理能力。针对系统的要求,采用基于CPCI的高速阵列信号处理板卡。该板选用AD公司的高性能浮点DSP... 在现代通信、雷达和声纳系统中,需要进行非常复杂的数据处理。目前解决这些问题的有效办法是将多个DSP组成阵列处理系统,以增加整体数据处理能力。针对系统的要求,采用基于CPCI的高速阵列信号处理板卡。该板选用AD公司的高性能浮点DSP处理器TigerSharc101,使整板具有14.4GFLOPS的峰值浮点运算能力,它提供LinkPort来实现片间和板间通信。本文介绍了该板的原理框图,FPGA的实现结构,着重于Host接口逻辑设计。实践证明,该板具有超强的运算能力和良好的扩展性。 展开更多
关键词 CPCI总线 阵列信号处理 TigerSharc101 dsp处理 硬件设计 HOST 接口 数据处理能力 现代通信 声纳系统
下载PDF
数字信号处理器第二讲 实时DSP系统设计开发流程和DSP处理器开发工具简介
18
作者 应启珩 《世界电子元器件》 2005年第2期56-58,共3页
IC技术讲座是本刊2005年全新推出的技术类栏目。为了让工程师在设计开发中完善和拓展基础理论与系统知识,丰富应用经验,《世界电子元器件》和中电网联合清华大学等知名院校共同创办了这个栏目,特约知名学者、教授以及著名半导体公司的... IC技术讲座是本刊2005年全新推出的技术类栏目。为了让工程师在设计开发中完善和拓展基础理论与系统知识,丰富应用经验,《世界电子元器件》和中电网联合清华大学等知名院校共同创办了这个栏目,特约知名学者、教授以及著名半导体公司的应用工程师撰写,以系列讲座的方式对热点IC技术进行全面而系统的介绍,涵盖最新技术要点。最先开设的讲座将围绕三大课题:DSP、FPGA和嵌入式系统,每个课题都将连载6期。 展开更多
关键词 实时 开发工具 dsp系统 高级语言 dsp处理 编程 通用 数字信号处理 dsp算法 功耗
下载PDF
基于DSP处理器的航空蓄电池智能充电器的设计 被引量:3
19
作者 花波 林明耀 顾卫钢 《江苏电器》 2008年第4期8-12,64,共6页
介绍了一种基于DSP处理器TMS320F2812的航空蓄电池智能充电器结构、硬件和软件的实现。该充电器可以实时采集、显示电压和电流等参数,DSP通过串口和上位机进行实时通信,并根据要求调整控制策略,实现充电、放电智能控制。实验表明,该系... 介绍了一种基于DSP处理器TMS320F2812的航空蓄电池智能充电器结构、硬件和软件的实现。该充电器可以实时采集、显示电压和电流等参数,DSP通过串口和上位机进行实时通信,并根据要求调整控制策略,实现充电、放电智能控制。实验表明,该系统性能优良,满足高质量开关电源的可靠性和实时控制的要求。 展开更多
关键词 dsp处理 智能充电器 航空蓄电池 上位机
下载PDF
石竹科技推出基于Intel Xeon处理器的3U VPX结构DSP处理器板
20
《测控技术》 CSCD 2015年第12期154-154,共1页
Interface Concept近日发布了基于英特尔至强/IntelXeonD处理器(代号“Broadwell-DE”)的新型3UOpenVPX结构DSP处理器板:IC-INT-VPX3d和IC-INT-VPX3e。这两款产品首次将高性能DSP处理器搭载在Intel Xeon处理器上,非常适用于嵌入式... Interface Concept近日发布了基于英特尔至强/IntelXeonD处理器(代号“Broadwell-DE”)的新型3UOpenVPX结构DSP处理器板:IC-INT-VPX3d和IC-INT-VPX3e。这两款产品首次将高性能DSP处理器搭载在Intel Xeon处理器上,非常适用于嵌入式高性能计算(HPEC)平台,可以提供非常强劲的计算能力。 展开更多
关键词 IntelXeon处理 dsp处理 结构 科技 石竹 性能计算 计算能力
下载PDF
上一页 1 2 52 下一页 到第
使用帮助 返回顶部