期刊文献+
共找到2,302篇文章
< 1 2 116 >
每页显示 20 50 100
基于DSP28335的FPGA软件在线升级方法
1
作者 王涛 钱昀莹 +1 位作者 张铆 田旭 《电子设计工程》 2024年第3期17-21,共5页
在DSP+FPGA架构的嵌入式系统中,一些产品不具备拆卸外壳通过JTAG接口进行软件升级的条件。针对这一问题,提出了一种基于TMS320F28335的FPGA软件在线升级方法。该方法通过上位机将FPGA代码发送给TMS320F28335,TMS320F28335通过GPIO模拟J... 在DSP+FPGA架构的嵌入式系统中,一些产品不具备拆卸外壳通过JTAG接口进行软件升级的条件。针对这一问题,提出了一种基于TMS320F28335的FPGA软件在线升级方法。该方法通过上位机将FPGA代码发送给TMS320F28335,TMS320F28335通过GPIO模拟JTAG时序,完成对配置PROM芯片的擦除、编程和校验操作,重新上电后FPGA从配置PROM加载新程序。在理论分析的基础上,给出了所提方法的硬件原理图和软件实现流程。大量实验结果表明,该方法具有较好的可行性、稳定性和可靠性,可以实现DSP+FPGA架构下不拆产品就可升级FPGA软件的目的。 展开更多
关键词 dsp fpga 在线升级 配置PROM
下载PDF
基于DSP+FPGA的旋转平台自抗扰控制方法
2
作者 陈玉崇 杨志军 +3 位作者 彭皓 谢朝政 谢晓涛 姜传星 《仪表技术与传感器》 CSCD 北大核心 2024年第2期98-103,共6页
旋转平台在低速运转过程中易产生非线性摩擦,由于非线性因素的影响,传统PID算法的控制效果远不能满足超精密运动平台定位精度高、响应快速等要求。因此,设计了基于DSP+FPGA的旋转平台自抗扰控制算法(active disturbance rejection contr... 旋转平台在低速运转过程中易产生非线性摩擦,由于非线性因素的影响,传统PID算法的控制效果远不能满足超精密运动平台定位精度高、响应快速等要求。因此,设计了基于DSP+FPGA的旋转平台自抗扰控制算法(active disturbance rejection control,ADRC),利用扩张状态观测器(extend states observer,ESO)对系统内外部未知扰动进行实时估计并予以补偿,提升系统响应速度,增强鲁棒性与抗干扰能力。最后,通过正弦扫描实验进行验证,PID对正弦输入信号无法及时响应,超调明显;ADRC响应迅速,稳态误差波动小。相比PID,ADRC最大跟踪误差降低79.5%,跟踪误差平均值降低65.4%。 展开更多
关键词 旋转平台 dsp fpga 自抗扰控制
下载PDF
基于FPGA的DSP与ARINC429总线控制器接口设计
3
作者 李晓颖 刘航航 +2 位作者 郭彦辰 王梦昊 刘飞 《集成电路与嵌入式系统》 2024年第4期71-76,共6页
提出了一种基于FPGA的DSP与ARINC429总线控制器的接口设计方法和电路,该设计方法也适用于DSP与串口控制器、CAN控制器等接口的扩展设计。首先,分析了TMS320C6713 EMIF与HI-8582的主要信号与时序,表明通过FPGA实现译码逻辑和时序控制就... 提出了一种基于FPGA的DSP与ARINC429总线控制器的接口设计方法和电路,该设计方法也适用于DSP与串口控制器、CAN控制器等接口的扩展设计。首先,分析了TMS320C6713 EMIF与HI-8582的主要信号与时序,表明通过FPGA实现译码逻辑和时序控制就可实现TMS320C6713与HI-8582之间的通信;接着,给出了详细的硬件设计和接口逻辑设计;然后,讨论了ARINC429总线驱动软件设计;最后,通过环境试验和实际应用验证了该接口电路工作稳定可靠。 展开更多
关键词 dsp EMIF ARINC429总线 fpga TMS320C6713
下载PDF
一种多FPGA及多DSP的通用远程更新系统设计
4
作者 王子懿 王雪博 +2 位作者 黄格彤 崔文涛 童诗语 《制导与引信》 2024年第3期35-38,共4页
为解决传统JTAG方式更新FPGA或DSP程序距离受限且灵活性较差的问题,设计了一种以FPGA为主控芯片的多FPGA+多DSP的远程更新系统。通过接收上位机指令的方式判断待更新的目标芯片,并将应用程序下发给指定FPGA或DSP完成程序的更新。同时设... 为解决传统JTAG方式更新FPGA或DSP程序距离受限且灵活性较差的问题,设计了一种以FPGA为主控芯片的多FPGA+多DSP的远程更新系统。通过接收上位机指令的方式判断待更新的目标芯片,并将应用程序下发给指定FPGA或DSP完成程序的更新。同时设计了FPGA与DSP的重启方案,实现了远程更新程序与应用程序的跳转切换。测试结果表明,该远程更新系统可以实现对多FPGA+多DSP架构信号处理系统程序的远程更新。该系统实现简单、稳定可靠、可复用性强,能够降低工程应用的开发难度、缩短其开发周期。 展开更多
关键词 fpga dsp 远程更新
下载PDF
基于FPGA和DSP的中频采集电路设计与实现
5
作者 陈海田 陈志逸 +1 位作者 贾道杰 周云虎 《电脑知识与技术》 2024年第28期82-84,共3页
本文设计并实现了一种基于FPGA和DSP的中频采集电路。电路采用国产器件,旨在实现高效、稳定的中频信号采集。本文详细介绍了该电路的系统方案、元器件选型以及关键电路设计。测试结果表明,该电路能够实现对中频信号的高精度采集和处理,... 本文设计并实现了一种基于FPGA和DSP的中频采集电路。电路采用国产器件,旨在实现高效、稳定的中频信号采集。本文详细介绍了该电路的系统方案、元器件选型以及关键电路设计。测试结果表明,该电路能够实现对中频信号的高精度采集和处理,并具有良好的性能和可靠性。该研究为FPGA和DSP在中频信号采集领域的应用提供了一种有效的解决方案。 展开更多
关键词 中频采集 fpga dsp ADC 采样率
下载PDF
基于FPGA和多核DSP的雷达信号处理架构的分析
6
作者 董卓 《中国新通信》 2024年第13期23-25,52,共4页
本文针对目前雷达信号处理的应用需求,结合雷达系统的硬件结构和运算处理特点,提出了一种基于FPGA和多核DSP的信号处理架构。该架构采用FPGA作为高速数据缓冲器,同时以多核DSP为核心组成信号处理系统,并利用FPGA的内部结构设计了信号处... 本文针对目前雷达信号处理的应用需求,结合雷达系统的硬件结构和运算处理特点,提出了一种基于FPGA和多核DSP的信号处理架构。该架构采用FPGA作为高速数据缓冲器,同时以多核DSP为核心组成信号处理系统,并利用FPGA的内部结构设计了信号处理系统的底层拓扑结构。实验结果表明,基于此架构设计的信号处理系统可以满足雷达系统对实时性和精度要求,同时可为后续更多算法和更复杂算法的实现提供硬件平台支撑。同时,该架构也可应用于其他高速数据传输、大容量数据存储等场合,具有重要的工程实践价值。 展开更多
关键词 fpga 多核dsp 雷达信号处理 架构
下载PDF
基于DSP+FPGA的ARINC429总线通信设计
7
作者 何雯 弓逯琦 +2 位作者 侯昊 刘岳 吴东华 《信息技术与信息化》 2024年第9期152-155,共4页
ARINC429总线因具有抗干扰能力强、可靠性高等优势而被广泛应用于航空工业领域的机载数据交互场景。对此,提出一种基于DSP+FPGA以及HI-3593芯片的ARINC429总线通信设计方案,着重阐述了系统的架构设计、HI-3593硬件原理设计与控制逻辑设... ARINC429总线因具有抗干扰能力强、可靠性高等优势而被广泛应用于航空工业领域的机载数据交互场景。对此,提出一种基于DSP+FPGA以及HI-3593芯片的ARINC429总线通信设计方案,着重阐述了系统的架构设计、HI-3593硬件原理设计与控制逻辑设计,最后对数据缓存控制、HI-3593芯片SPI接口控制以及数据读取、写入功能均进行了验证与测试。经测试,所设计的方案能够稳定可靠地实现ARINC429总线数据的接收与发送,满足飞机供电系统与机载管理计算机进行数据实时交互的需求。 展开更多
关键词 ARINC429总线 dsp fpga 飞机供电系统 机载管理计算机
下载PDF
基于FPGA和DSP的核磁共振两相流采集系统 被引量:1
8
作者 李利品 赵凯凯 +1 位作者 党博 李垄 《仪表技术与传感器》 CSCD 北大核心 2023年第3期44-49,共6页
为了满足石油工业中核磁共振两相流采集系统的高精度、低成本、小型化等需求,实现对核磁共振FID信号的采集、存储、传输及显示,设计了基于DSP和FPGA的核磁共振两相流采集系统。系统采用模块化设计,主要包括AD信号采集模块、双核控制传... 为了满足石油工业中核磁共振两相流采集系统的高精度、低成本、小型化等需求,实现对核磁共振FID信号的采集、存储、传输及显示,设计了基于DSP和FPGA的核磁共振两相流采集系统。系统采用模块化设计,主要包括AD信号采集模块、双核控制传输模块以及上位机显示模块。采集过程主要依靠FPGA控制ADC完成数据的采集、存储、传输。然后通过DSP设计最优滤波器完成对信号的去噪处理,再由串口将数据传输给上位机进行反演处理以及显示。实验结果表明:该系统能够实现FID信号的采集、存储、传输及显示,去噪后的信号信噪比提升了34.6%,反演处理后的T2谱可以识别出不同含水率下的两相流。 展开更多
关键词 dsp fpga 核磁共振 高速AD 两相流 数据采集
下载PDF
基于DSP+FPGA线性结构的计算机图像处理系统设计 被引量:4
9
作者 王月新 刘明君 《无线互联科技》 2023年第14期60-64,共5页
以DSP为主要处理器的数字信号处理器加FPGA技术作为辅助工具的高性能实时图像处理系统,利用两种芯片各自的优点,将其中的算法分成两部分,分别交给DSP和FPGA进行处理。因此,该方法的性能得到极大提升。基于上述背景,文章设计了以DSP和FPG... 以DSP为主要处理器的数字信号处理器加FPGA技术作为辅助工具的高性能实时图像处理系统,利用两种芯片各自的优点,将其中的算法分成两部分,分别交给DSP和FPGA进行处理。因此,该方法的性能得到极大提升。基于上述背景,文章设计了以DSP和FPGA线性结构为基础的计算机图像处理系统。该系统结构简单,而且运行容易,通过加入相关的程序,可以高效地对图像进行识别、跟踪及匹配等。试验表明:该方法实时性和实用性强,可以很好地满足实际应用的要求。 展开更多
关键词 dsp+fpga线性结构 计算机 图像处理系统
下载PDF
基于FPGA+DSP的光纤数据传输电路设计 被引量:2
10
作者 赵喆 张会新 +1 位作者 李晓宇 畅彦祥 《现代电子技术》 2023年第6期16-22,共7页
随着信息传输技术的推陈出新和航天技术的更新迭代,系统内数据总量越来越大,带宽需求和速度要求越来越高。这对传输效率提出了更高的要求,传统传输方式已不满足高速数据传输要求的现状。而光纤传输凭借大容量、宽频带、抗干扰强等优势,... 随着信息传输技术的推陈出新和航天技术的更新迭代,系统内数据总量越来越大,带宽需求和速度要求越来越高。这对传输效率提出了更高的要求,传统传输方式已不满足高速数据传输要求的现状。而光纤传输凭借大容量、宽频带、抗干扰强等优势,使光纤数据传输电路成为重点研究课题之一。光纤数据传输电路属于外系统等效器项目的硬件平台,文中依据项目设计要求、电路试验需求和数据传输的研究现状,设计一种基于FPGA+DSP的光纤数据传输电路,符合FC⁃AE⁃1553光纤总线标准。各类模拟信号通过多模光纤、光接口转换器和光电模块向测量设备接收和发送信号,数据处理通过FPGA与DSP间异步通信EMIF总线进行实时交互。搭建电路测试平台对光纤数据传输电路各功能进行验证,实现外系统等效器的光信号传输和处理测试。结果表明:所设计电路工作稳定,向测量设备传输光信号满足2.5 Gb/s速率,没有出现漏采、漏传、重复采集、重复传输的现象。 展开更多
关键词 fpga 光纤 数据传输 以太网 dsp NC/NT功能 GTX EMIF总线
下载PDF
DSP+FPGA的EMIF通信系统设计与实现 被引量:2
11
作者 魏同成 杜勇 左杨 《新疆师范大学学报(自然科学版)》 2023年第1期14-24,共11页
数字信号处理(Digital Signal Process,DSP)+可编程阵列逻辑(Field Program Gate Way,FPGA)正在广泛应用于复杂的数字信号处理领域。针对DSP与FPGA单个处理器性能有限、不够灵活等问题.提出DSP+FPGA架构的系统设计方案.基于TMS320C6748(... 数字信号处理(Digital Signal Process,DSP)+可编程阵列逻辑(Field Program Gate Way,FPGA)正在广泛应用于复杂的数字信号处理领域。针对DSP与FPGA单个处理器性能有限、不够灵活等问题.提出DSP+FPGA架构的系统设计方案.基于TMS320C6748(DSP)和EP3C40Q240C8N(FPGA)芯片的外部存储器接口(External Memory Interface,EMIF)实现了DSP+FPGA的协同处理系统。该系统利用FPGA在底层算法的优势与DSP在复杂算法的优势,具有硬件结构灵活、通用性强等特点,相较于单个芯片提高了系统性能,经过测试该系统运行稳定,无误码时通信速率可达到20 MB/s. 展开更多
关键词 EMIF dsp fpga 高速通信
下载PDF
基于FPGA与DSP架构的接收机设计 被引量:3
12
作者 刘成 彭思 林选锋 《电子设计工程》 2023年第3期141-144,共4页
该文以接收机设计和实现为目标,介绍了全球导航卫星系统测量原理、工程设计方案、测试方法和测试结果。在硬件架构上,采用了基于软件无线电思想的FPGA+DPS平台来实现接收机定位算法。其中,射频前端采用MAX2769单芯片解决方案,FPGA完成... 该文以接收机设计和实现为目标,介绍了全球导航卫星系统测量原理、工程设计方案、测试方法和测试结果。在硬件架构上,采用了基于软件无线电思想的FPGA+DPS平台来实现接收机定位算法。其中,射频前端采用MAX2769单芯片解决方案,FPGA完成基带信号处理,DSP完成控制和定位解算功能。采用了GSS6560导航星模拟器对设计方案进行验证,经过数据统计在理想情况下位置测量均方误差为6.49 m,速度测量均方误差为0.17 m/s,测试结果证明了该设计方案的可行性。 展开更多
关键词 接收机 fpga dsp 软件无线电
下载PDF
安全自主可控的国产化FPGA神经网络部署框架研究
13
作者 刘济源 王保平 +1 位作者 汤勇明 李鹤 《集成电路与嵌入式系统》 2024年第9期25-35,共11页
针对现有的深度学习边缘应用依赖非国产FPGA架构和加密IP实现产生潜在的安全问题,并且难以快速部署在IP不足、尚在发展中的国产化FPGA平台,设计了一种基于国产FPGA的神经网络硬件部署框架,配备独立于FPGA厂商的硬件IP库,实现国产FPGA神... 针对现有的深度学习边缘应用依赖非国产FPGA架构和加密IP实现产生潜在的安全问题,并且难以快速部署在IP不足、尚在发展中的国产化FPGA平台,设计了一种基于国产FPGA的神经网络硬件部署框架,配备独立于FPGA厂商的硬件IP库,实现国产FPGA神经网络部署的安全自主可控,并以此为基础进行了验证性实验。实验结果表明,本文所提出的神经网络部署框架具备实用功能,基于所提出框架能够实现国产FPGA神经网络快速部署,并且基于框架实现的16位精度Lenet5网络推理速度提高了6.67倍,仅为0.024 ms,GOPS吞吐率提升了5.13倍,达到147.8 GOPS;框架针对卷积计算转矩阵的数据降维进行了特定优化,相比基于Intel Xeon E 2276M CPU,进行卷积数据预转换加速了124.9倍。 展开更多
关键词 fpga 神经网络 硬件部署框架 Lenet5 dsp
下载PDF
基于DSP+FPGA的电源控制器在水电解制氢系统中的应用
14
作者 杨世泽 荀庆来 周圣岳 《电子制作》 2023年第9期88-91,共4页
氢能的制造和利用是世界能源发展的大趋势,为了保证水电解制氢系统的高效运行,对制氢系统的“心脏”电源也有了更新的要求。制氢电源需要具有低压大电流能力、长时间稳定运行能力、低输出电流纹波等。文中提出了一种基于DSP+FPGA架构的... 氢能的制造和利用是世界能源发展的大趋势,为了保证水电解制氢系统的高效运行,对制氢系统的“心脏”电源也有了更新的要求。制氢电源需要具有低压大电流能力、长时间稳定运行能力、低输出电流纹波等。文中提出了一种基于DSP+FPGA架构的电源控制系统,并形成产品应用到制氢系统中,保障氢气的生产,为制氢电源的发展方向提供参考。 展开更多
关键词 直流电源 dsp fpga 电解槽 制氢
下载PDF
基于DSP+FPGA的计算机模块设计
15
作者 原晨 侯昱岑 封安 《信息技术与信息化》 2023年第5期68-71,共4页
计算机模块电路是导航系统的关键电路,其工作任务主要是数据运算处理及通过RS422总线、ARINC429总线、SPI总线等与其他设备进行数据信息的交互。针对计算机模块对运算处理能力的要求以及多通信接口的需求,提出了一种基于DSP+FPGA的模块... 计算机模块电路是导航系统的关键电路,其工作任务主要是数据运算处理及通过RS422总线、ARINC429总线、SPI总线等与其他设备进行数据信息的交互。针对计算机模块对运算处理能力的要求以及多通信接口的需求,提出了一种基于DSP+FPGA的模块设计方案,其中,DSP负责系统数据运算处理,FPGA负责外部接口控制逻辑,介绍了模块关键电路的硬件设计、逻辑设计及软件设计。经调试测试,计算机模块运行稳定可靠,证明了该架构设计的可行性,具有广泛的应用前景。 展开更多
关键词 计算机模块 总线 dsp fpga 架构
下载PDF
基于DSP+FPGA的三相交流发电机功率因数确定方法
16
作者 甘忠文 薛开昶 +1 位作者 袁光伟 顾兴阳 《电子制作》 2023年第7期112-115,共4页
针对三相交流发电机运行状态分析及故障快速保护需求,研究三相交流发电机功率因数在DSP及FPGA平台下的快速确定方法。结合抗干扰的需求与DSP及FPGA算法实现的差异,对三相交流发电机功率因数的确定在两个平台上进行算法分析。根据DSP无... 针对三相交流发电机运行状态分析及故障快速保护需求,研究三相交流发电机功率因数在DSP及FPGA平台下的快速确定方法。结合抗干扰的需求与DSP及FPGA算法实现的差异,对三相交流发电机功率因数的确定在两个平台上进行算法分析。根据DSP无法直接进行根号运算的特点,提出基于近似计算的方式对发电机功率因数进行确定的方法;根据FPGA难以进行根号、除法运算的特点,提出基.于锁相环的方式对发电机功率因数进行确定的方法。理论分析与仿真结果表明,通过DSP计算的发.电机功率因数角小于40°时,误差低于06%,在相电压与相电流存在高频干扰信号的条件下,通过FPGA所确定的发电机功率因数误差为006%,则所提出的基于DSP+FPGA功率因数确定方法有效可行。 展开更多
关键词 功率因数 dsp fpga 近似计算 锁相环
下载PDF
基于DSP与FPGA的蓝牙数据采集系统设计
17
作者 李爱民 《移动信息》 2023年第12期183-185,共3页
DSP和FPGA的协同控制处理结构,可以使系统更加稳定、可靠。在数据采集和传输过程中,DSP和FPGA相互协作,使系统拥有更好的容错和稳定性,且可避免单一处理器产生的系统崩溃、数据错误等问题。此外,协同控制处理结构还能提高系统的实时性... DSP和FPGA的协同控制处理结构,可以使系统更加稳定、可靠。在数据采集和传输过程中,DSP和FPGA相互协作,使系统拥有更好的容错和稳定性,且可避免单一处理器产生的系统崩溃、数据错误等问题。此外,协同控制处理结构还能提高系统的实时性和并行处理能力。在进行多通道数据处理时,可以同时处理多个信号,不仅提高了处理速度,还在保证数据准确性的前提下,提高了系统的稳定性。总之,采用DSP和FPGA的协同控制处理结构,以蓝牙为数据传输方式,不仅提高了数据采集系统的性能,还提高了系统可靠性和用户使用体验,使其可以在各种环境或特殊场所中得到应用。 展开更多
关键词 dsp 蓝牙 fpga 协同控制处理
下载PDF
基于DSP的图像目标跟踪算法设计与实现
18
作者 李转 李永红 +1 位作者 岳凤英 陈坤泽 《自动化与仪表》 2024年第6期81-85,共5页
为了准确地检测和定位图像中的目标,并在连续帧之间实现目标的持续跟踪,该文提出了一种基于数字信号处理(DSP)的图像目标跟踪算法的设计与实现。目标跟踪是计算机视觉领域中的重要任务之一,该文深入研究了图像目标跟踪技术,研究了MeanSh... 为了准确地检测和定位图像中的目标,并在连续帧之间实现目标的持续跟踪,该文提出了一种基于数字信号处理(DSP)的图像目标跟踪算法的设计与实现。目标跟踪是计算机视觉领域中的重要任务之一,该文深入研究了图像目标跟踪技术,研究了MeanShift算法的理论和实现过程,以及用MeanShift算法进行目标跟踪的流程,根据设计方案的需求选择了DSP与FPGA相结合的总体架构,将目标跟踪算法与嵌入式硬件平台相结合。该文采用“先识别、后跟踪”的方式实现了图像的目标跟踪。通过实验证明,基于DSP的图像目标跟踪算法在实时性、准确性和稳定性方面都取得了较好的效果。 展开更多
关键词 MEANSHIFT dsp fpga 目标跟踪
下载PDF
DSP+FPGA折反射全景视频处理系统中双核高速数据通信 被引量:20
19
作者 李乐 熊志辉 +2 位作者 王斌 张茂军 陈立栋 《电子与信息学报》 EI CSCD 北大核心 2010年第3期649-654,共6页
对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信。该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方... 对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信。该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方法协同双核工作,通过逆向波形分析和基于乒乓缓存的间接DMA通信方式,实现DSP与FPGA之间的双核DMA数据通信。实验结果表明,使用上述方法实现的DSP与FPGA之间数据通信速度高达585MBps。 展开更多
关键词 数据通信 双核 全景 DMA fpga dsp
下载PDF
FPGA+DSP异构视频处理系统中基于SRIO的数据高效传输方法 被引量:22
20
作者 姜宏旭 刘亭杉 +2 位作者 李辉勇 张萍 段洣毅 《计算机学报》 EI CSCD 北大核心 2015年第6期1119-1130,共12页
数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DS... 数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DSP异构视频处理系统中的数据传输问题,在分析处理器结构和视频数据格式特征的基础上,提出了一种基于高速串行接口SRIO(Serial Rapid I/O)的数据高效传输方法.该方法分别以FPGA、DSP作为系统的传输、处理核心,在FPGA处理器上采用视频三分量数据重组方法并使用包头信息较小的SRIO流写事务SWRITE(Streaming Write),简化视频传输格式的同时提高了SRIO视频数据包的传输效率;在DSP处理器上通过预定义接收端数据存储单元和采用简洁的SRIO门铃事务(DOORBELL)应答机制,节约了DSP在传输过程中的时间开销.实验结果表明,文中设计的SRIO高效传输方法在占用较少的FPGA资源的条件下传输速度达理论值的81%以上. 展开更多
关键词 fpga+dsp 视频数据 SRIO 高效传输
下载PDF
上一页 1 2 116 下一页 到第
使用帮助 返回顶部