基于DE2系统和QuartusⅡ软件,设计直接数字频率合成技术(Direct Digital Frequency Synthesizer,DDFS)的FPGA原型系统.设计中以VHDL实现DDFS所需的关键功能模块;将任意波形数据储存于定制的波形存储器中;利用嵌入式锁相环和分频器调节...基于DE2系统和QuartusⅡ软件,设计直接数字频率合成技术(Direct Digital Frequency Synthesizer,DDFS)的FPGA原型系统.设计中以VHDL实现DDFS所需的关键功能模块;将任意波形数据储存于定制的波形存储器中;利用嵌入式锁相环和分频器调节时钟频率;利用DE2中ADV7123内含的D/A转换器周而复始地将存储器内数字信号转换为波形模拟信号输出.仿真和实测表明了该设计的有效性和准确性,希望成为进一步深入研究和深化EDA实验教学环节的有效向导.展开更多
为了避免交通追尾事故的发生,提出了一种基于现场可编程逻辑门阵列(FPGA)的嵌入式汽车测距方案。对该系统所采用的图像采集、图像处理、基于小孔成像原理的单目车距测量等算法进行研究。系统以友晶公司DE2FPGA开发板为硬件平台,通过对PA...为了避免交通追尾事故的发生,提出了一种基于现场可编程逻辑门阵列(FPGA)的嵌入式汽车测距方案。对该系统所采用的图像采集、图像处理、基于小孔成像原理的单目车距测量等算法进行研究。系统以友晶公司DE2FPGA开发板为硬件平台,通过对PAL制模拟摄像机输出的CVBS(Composite Video Broadcast Signal)视频流的采集、灰度化、滤波、边缘检测、膨胀、腐蚀、车牌定位、车牌大小的检测、液晶屏显示,实现了单目视觉汽车实时测距。整个系统使用Verilog硬件描述语言实现图像采集与显示、各种图像处理算法、车牌定位与车距测量算法,图像处理速度达到了每秒25frame/s,大大提高了系统的实时性。实验结果表明,系统所测试的距离误差最大仅为2.57%。该系统可用于汽车辅助驾驶,预防汽车追尾,也可用于智能机器人视觉。展开更多
基于Altera Cyclone IV E FPGA设计的TV-VGA转换控制器,采用Altera Cyclone IV E FPGA将DVD输入影像信号传输到DE2-115开发板电视译码芯片(ADV7180),经过译码转换成8位的ITU-R标准接口影像数据传输到Cyclone IV E FPGA,ITU-R 656译码器...基于Altera Cyclone IV E FPGA设计的TV-VGA转换控制器,采用Altera Cyclone IV E FPGA将DVD输入影像信号传输到DE2-115开发板电视译码芯片(ADV7180),经过译码转换成8位的ITU-R标准接口影像数据传输到Cyclone IV E FPGA,ITU-R 656译码器将亮度与彩度信号分开、做解交错和缩放处理,并将亮度与彩度信号转换成VGA显示的红、绿、蓝影像信号,Cyclone IV E FPGA将影像信号传输到DE2-115开发板的VGA数模转换芯片(ADV7123),最终实现通过LCD/CRT屏幕播放画面.仿真结果表明该转换控制器设计算法是正确、有效的.展开更多
文摘基于DE2系统和QuartusⅡ软件,设计直接数字频率合成技术(Direct Digital Frequency Synthesizer,DDFS)的FPGA原型系统.设计中以VHDL实现DDFS所需的关键功能模块;将任意波形数据储存于定制的波形存储器中;利用嵌入式锁相环和分频器调节时钟频率;利用DE2中ADV7123内含的D/A转换器周而复始地将存储器内数字信号转换为波形模拟信号输出.仿真和实测表明了该设计的有效性和准确性,希望成为进一步深入研究和深化EDA实验教学环节的有效向导.
文摘为了避免交通追尾事故的发生,提出了一种基于现场可编程逻辑门阵列(FPGA)的嵌入式汽车测距方案。对该系统所采用的图像采集、图像处理、基于小孔成像原理的单目车距测量等算法进行研究。系统以友晶公司DE2FPGA开发板为硬件平台,通过对PAL制模拟摄像机输出的CVBS(Composite Video Broadcast Signal)视频流的采集、灰度化、滤波、边缘检测、膨胀、腐蚀、车牌定位、车牌大小的检测、液晶屏显示,实现了单目视觉汽车实时测距。整个系统使用Verilog硬件描述语言实现图像采集与显示、各种图像处理算法、车牌定位与车距测量算法,图像处理速度达到了每秒25frame/s,大大提高了系统的实时性。实验结果表明,系统所测试的距离误差最大仅为2.57%。该系统可用于汽车辅助驾驶,预防汽车追尾,也可用于智能机器人视觉。
文摘基于Altera Cyclone IV E FPGA设计的TV-VGA转换控制器,采用Altera Cyclone IV E FPGA将DVD输入影像信号传输到DE2-115开发板电视译码芯片(ADV7180),经过译码转换成8位的ITU-R标准接口影像数据传输到Cyclone IV E FPGA,ITU-R 656译码器将亮度与彩度信号分开、做解交错和缩放处理,并将亮度与彩度信号转换成VGA显示的红、绿、蓝影像信号,Cyclone IV E FPGA将影像信号传输到DE2-115开发板的VGA数模转换芯片(ADV7123),最终实现通过LCD/CRT屏幕播放画面.仿真结果表明该转换控制器设计算法是正确、有效的.