期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于ECL逻辑器件的高频相移信号发生电路 被引量:2
1
作者 梁宇恩 许素安 +2 位作者 付祥 陈乐 孙坚 《电子技术应用》 北大核心 2013年第3期50-52,56,共4页
提出了一种基于脉冲抑制原理的可编程ECL逻辑器件的高频相移信号发生电路。给出了输出相移量为2π/32的20 MHz信号的频率稳定性测试实验结果,对于1 s~10 000 s的积分时间,艾伦标准方差值σy(τ)<10-9。该电路具有电路设计原理简单... 提出了一种基于脉冲抑制原理的可编程ECL逻辑器件的高频相移信号发生电路。给出了输出相移量为2π/32的20 MHz信号的频率稳定性测试实验结果,对于1 s~10 000 s的积分时间,艾伦标准方差值σy(τ)<10-9。该电路具有电路设计原理简单、可复制性强、电路体积小、成本低等优点。 展开更多
关键词 可编程ecl逻辑器件 高频相移信号发生电路 脉冲抑制
下载PDF
可编程超高速时钟发生器SY89429的原理与应用
2
作者 李彤 朱国富 周智敏 《国外电子元器件》 1997年第1期25-29,共5页
美国SYNERGY公司生产的可编程超高速时钟SY89429的输出频率可通过并行接口和串行接口进行设置,测试输出端可输出多种信号,使用灵活方便。本文介绍其内部结构、基本原理和用法。它的可编程性、高集成度以及很宽的编程范围将会受到越来越... 美国SYNERGY公司生产的可编程超高速时钟SY89429的输出频率可通过并行接口和串行接口进行设置,测试输出端可输出多种信号,使用灵活方便。本文介绍其内部结构、基本原理和用法。它的可编程性、高集成度以及很宽的编程范围将会受到越来越广泛的应用。 展开更多
关键词 可编程时钟 ecl逻辑 时钟发生器 逻辑电路
下载PDF
微波高速QPSK调制电路设计
3
作者 白锐 王二超 +1 位作者 韩霜雪 耿浩 《微波学报》 CSCD 北大核心 2020年第4期55-59,共5页
介绍了微波高速正交相移键控(QPSK)调制器电路的设计和制作。电路采用环形调制电路形式,由环形肖特基二极管堆和微波宽带巴伦结构组成。利用高速发射极耦合逻辑(ECL)差分电路驱动,在误差矢量幅度(EVM)为5%时,在X波段可实现调制码速率达5... 介绍了微波高速正交相移键控(QPSK)调制器电路的设计和制作。电路采用环形调制电路形式,由环形肖特基二极管堆和微波宽带巴伦结构组成。利用高速发射极耦合逻辑(ECL)差分电路驱动,在误差矢量幅度(EVM)为5%时,在X波段可实现调制码速率达500 Mbit/s。通过电路优化以及补偿设计,可实现较高的电路性能。经产品测试,在X波段,转换损耗小于12 dB,幅度和相位一致性小于±0.25 dB和±2°,载波抑制优于-38 dBc。该设计结构简单、精度高、可靠性高,对微波高速调制电路工程应用具有一定的参考意义。 展开更多
关键词 调制器 正交相移键控(QPSK) 发射极耦合逻辑(ecl) 环形二极管堆
下载PDF
基于2μm GaAs HBT工艺的宽频带多模分频器 被引量:1
4
作者 马平洋 饶留铭 高海军 《半导体技术》 CAS 北大核心 2021年第10期754-758,共5页
基于2μm GaAs异质结双极晶体管(HBT)工艺设计了一种应用于宽频带锁相环电路的多模分频器。采用嵌入逻辑单元并加入射极跟随器的发射极耦合逻辑(ECL)结构设计2/3分频单元,电路共采用八级2/3分频单元级联,分频比为256~511。提出了一种分... 基于2μm GaAs异质结双极晶体管(HBT)工艺设计了一种应用于宽频带锁相环电路的多模分频器。采用嵌入逻辑单元并加入射极跟随器的发射极耦合逻辑(ECL)结构设计2/3分频单元,电路共采用八级2/3分频单元级联,分频比为256~511。提出了一种分频单元结构,相比传统分频单元减少了电路中触发器和逻辑门的数量,从而减小电路的版图面积并降低了功耗。根据ECL结构优化技术合理设计电路从而提高带宽,同时得到匹配良好的输入输出共模电平。流片测试结果表明,输入频率达到10 MHz~6.5 GHz;在输入频率为5 GHz、输入信号摆幅为20 mV时,总功耗为710 mW。芯片面积为2 300μm×3 000μm。 展开更多
关键词 多模分频器 发射极耦合逻辑(ecl) 宽带 分频比 功耗
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部