期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
嵌入式串行EEPROM研究 被引量:4
1
作者 李和太 蒋晶鑫 陆虹 《微处理机》 2007年第1期29-31,共3页
首先对一种嵌入式串行EEPROM进行了研究,存储容量为4K×8,考虑到可移植性,兼容性,以及体积,成本等因素,采用了串行数据I/O。并给出了该电路的结构框图,对电路原理进行了简单的叙述,并探讨了EEPROM存储单元结构及原理。
关键词 电可擦可编程只读存储器 存储单元 串行
下载PDF
Design of 512-bit logic process-based single poly EEPROM IP
2
作者 金丽妍 JANG Ji-Hye +2 位作者 余忆宁 HA Pan-Bong KIM Young-Hee 《Journal of Central South University》 SCIE EI CAS 2011年第6期2036-2044,共9页
A single poly EEPROM cell circuit sharing the deep N-well of a cell array was designed using the logic process. The proposed cell is written by the FN tunneling scheme and the cell size is 41.26 μm2, about 37% smalle... A single poly EEPROM cell circuit sharing the deep N-well of a cell array was designed using the logic process. The proposed cell is written by the FN tunneling scheme and the cell size is 41.26 μm2, about 37% smaller than the conventional cell. Also, a small-area and low-power 512-bit EEPROM IP was designed using the proposed cells which was used for a 900 MHz passive UHF RFID tag chip. To secure the operation of the cell proposed with 3.3 V devices and the reliability of the used devices, an EEPROM core circuit and a DC-DC converter were proposed. Simulation results for the designed EEPROM IP based on the 0.18μm logic process show that the power consumptions in read mode, program mode and erase mode are 11.82, 25.15, and 24.08 ~tW, respectively, and the EEPROM size is 0.12 mm2. 展开更多
关键词 single poly eeprom cell Fowler-Nordheim tunneling logic process radio frequency identification small area
下载PDF
EEPROM与flash Memory 被引量:1
3
作者 于宗光 许居衍 魏同立 《电子器件》 CAS 1997年第1期46-49,共4页
本文主要介绍EEPROM、flashmcmory的技术发展、单元结构.比较了EEPROM与flashmemory的优缺点与应用领域.
关键词 eeprom 单元结构 存储器
下载PDF
基于EEPROM单元的阵列式灵敏放大器的设计
4
作者 王春早 潘培勇 薛忠杰 《微计算机信息》 北大核心 2007年第03Z期282-283,306,共3页
本文通过使用already-on(native)元件所提出的阵列式灵敏放大器的改进结构,虽然该结构会使版图的面积增大,芯片的成本增加;但在它处于低功耗模式时,可有效的感应位线上更小的充电电流。并且在没有其它功耗增加的基础上,性能却得到了提... 本文通过使用already-on(native)元件所提出的阵列式灵敏放大器的改进结构,虽然该结构会使版图的面积增大,芯片的成本增加;但在它处于低功耗模式时,可有效的感应位线上更小的充电电流。并且在没有其它功耗增加的基础上,性能却得到了提高。并且它的设计简单,在具体的工艺过程中很容易实现。 展开更多
关键词 eeprom单元 阵列式灵敏放大器 Already-on(native)元件
下载PDF
EEPROM单元抗辐射版图设计技术
5
作者 赵力 田海燕 周昕杰 《电子与封装》 2010年第5期22-24,29,共4页
随着EEPROM存储器件在太空和军事领域的广泛应用,国际上对EEPROM抗辐射性能的研究越来越多。为了达到提高存储器件抗辐射性能的目的,文章从版图设计的角度出发,首先分析了辐射对器件造成的影响,接下来分别介绍了基于FLOTOX和SONOS工艺的... 随着EEPROM存储器件在太空和军事领域的广泛应用,国际上对EEPROM抗辐射性能的研究越来越多。为了达到提高存储器件抗辐射性能的目的,文章从版图设计的角度出发,首先分析了辐射对器件造成的影响,接下来分别介绍了基于FLOTOX和SONOS工艺的EEPROM器件特性,同时指出了在版图设计时需要注意的电压耦合比的问题。在设计中,利用管内隔离和管间隔离的方法,使得管内源/漏端和相邻两管源/漏端之间没有场氧介入,或是将场氧隔开,不让场区下形成漏电通道。设计出的EEPROM版图,不但满足了目前的工作需要,同时为以后抗辐射版图设计提供了有用的参考。 展开更多
关键词 eeprom单元 抗辐射 版图加固
下载PDF
一种利用二管EEPROM单元实现四值存储的方法
6
作者 张征 程君侠 李蔚 《微电子学》 CAS CSCD 北大核心 2000年第2期97-99,共3页
提出了一种利用常见的二管 (包括选通管 ) EEPROM实现四值存储的方法。相对于用四管单元实现四值存储 [1] ,该方法节省了芯片面积 ,使 EEPROM芯片的存储量增加一倍。由于只是在读写控制电路上加以改进 ,故适用于几乎所有通常的二管结构... 提出了一种利用常见的二管 (包括选通管 ) EEPROM实现四值存储的方法。相对于用四管单元实现四值存储 [1] ,该方法节省了芯片面积 ,使 EEPROM芯片的存储量增加一倍。由于只是在读写控制电路上加以改进 ,故适用于几乎所有通常的二管结构的 EEPROM单元 ,且对单元性能影响较小。 展开更多
关键词 eeprom 四值存储 二管单元
下载PDF
一种FLASH存储单元的结构及功能分析 被引量:5
7
作者 刘寅 朱钧 《微电子学》 CAS CSCD 北大核心 1998年第1期32-35,共4页
讨论了一种新颖的不挥发存储器单元——FLASH的结构描述及器件模拟,对实验单元进行了测试,采用分离电压的方法进行擦操作并进行分析。这种单元占用芯片面积小,很有发展前景。
关键词 存储器 数字电路 FLASH单元 eeprom
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部