期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的高频等精度频率计设计与实现
被引量:
2
1
作者
赵杰
《吉林工程技术师范学院学报》
2012年第5期73-76,共4页
文章介绍了等精度频率计误差分析和实现原理,在Altera新一代FPGA/PLD开发软件Quar-tusII中运用硬件描述语言Verilog HDL编程,通过单片机控制EP1C12Q240I7芯片实现等精度频率计的设计,频率计可通过分频测量800 MHZ~1 400 MHZ之间的高频...
文章介绍了等精度频率计误差分析和实现原理,在Altera新一代FPGA/PLD开发软件Quar-tusII中运用硬件描述语言Verilog HDL编程,通过单片机控制EP1C12Q240I7芯片实现等精度频率计的设计,频率计可通过分频测量800 MHZ~1 400 MHZ之间的高频信号频率,大大提高了测量精度,实验证明测量精度为0.000 03%以下。
展开更多
关键词
ep1c12q240i7
等精度
频率计
VERILOG
HDL
分频测量
下载PDF
职称材料
题名
基于FPGA的高频等精度频率计设计与实现
被引量:
2
1
作者
赵杰
机构
江苏联合职业技术学院电子工程系
出处
《吉林工程技术师范学院学报》
2012年第5期73-76,共4页
文摘
文章介绍了等精度频率计误差分析和实现原理,在Altera新一代FPGA/PLD开发软件Quar-tusII中运用硬件描述语言Verilog HDL编程,通过单片机控制EP1C12Q240I7芯片实现等精度频率计的设计,频率计可通过分频测量800 MHZ~1 400 MHZ之间的高频信号频率,大大提高了测量精度,实验证明测量精度为0.000 03%以下。
关键词
ep1c12q240i7
等精度
频率计
VERILOG
HDL
分频测量
Keywords
ep1c12q240i7
equal precision
frequency counter
Verilog HDL
frequency points measuring
分类号
TN79 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的高频等精度频率计设计与实现
赵杰
《吉林工程技术师范学院学报》
2012
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部