-
题名一种基于 FPGA 的实时视频传输系统
被引量:4
- 1
-
-
作者
郑铖
余小平
杨星
李鑫
巫书红
-
机构
成都理工大学机电工程学院
-
出处
《单片机与嵌入式系统应用》
2022年第9期71-74,共4页
-
文摘
针对图像传输不稳定的问题,设计了一种基于FPGA的实时视频图像传输系统。采用用户数据报协议(UDP)作为通信协议,图像采集选用OV5640图像传感器,其内部集成了传感器和图像处理单元,更加方便稳定;图像处理选用的是Altera公司的EP4CE10F17C8N系列芯片。当摄像头采集到图像数据后暂存到DDR3 SDRAM中,FPGA再读取暂存的图像信息,对其预处理后将图像数据以以太网帧格式封装,利用板卡自带的千兆以太网芯片RTL8211F实现通过以太网将读取的信息发送给PC机,再通过上位机读取图像信息并实时显示,图像分辨率为1280×720。实验结果表明,该系统实现了实时视频图像传输,图像传输稳定,能有效、稳定地工作。
-
关键词
FPGA
OV5640
图像传输
以太网
ep4ce10f17c8n
-
Keywords
FPGA
OV5640
image data transmission
Ethernet
ep4ce10f17c8n
-
分类号
TN919.82
[电子电信—通信与信息系统]
-
-
题名基于FPGA的CAN总线控制器全模式应用设计
- 2
-
-
作者
郁文君
张恒
唐渊
-
机构
中科芯集成电路有限公司
-
出处
《单片机与嵌入式系统应用》
2022年第8期87-91,共5页
-
文摘
基于独立的CAN总线控制器SJA1000,在Intel和Motorola两种接口控制时序下的BasicCAN和PeliCAN模式的应用设计研究,为汽车、船舶、航天等大规模使用CAN总线进行数据传输的领域提供了多种应用设计方案。采用型号为EP4CE10F17C8N的FPGA对SJA1000寄存器读写时序、数据发送和接收逻辑的设计以及与上位机通信、数据校验方法。通过FPGA模块和SJA1000模块组合,设计SJA1000使用Intel或者Motorola接口控制时序时数据收发功能的Verilog程序,利用CAN分析仪和上位机软件进行数据交互、数据校验试验,实现了FPGA对SJA1000在BasicCAN和PeliCAN模式下的寄存器初始化和数据收发功能,并且在与上位机进行交互数据时确保了数据的实时性和正确性。
-
关键词
SJA1000
Intel时序
Motorola时序
BasicCAN模式
PeliCAN模式
ep4ce10f17c8n
-
Keywords
SJA1000
Intel timing
Motorola timing
BasicCAN mode
PeliCAN mode
ep4ce10f17c8n
-
分类号
TN92
[电子电信—通信与信息系统]
-