期刊文献+
共找到1,109篇文章
< 1 2 56 >
每页显示 20 50 100
基于NCO IP核的正弦波信号发生器的实验教学设计
1
作者 易向东 《工业控制计算机》 2024年第7期74-75,共2页
数字控制振荡器是一种能够生成可调频率的数字信号的电路或算法。通过分析数字控制振荡器的实现原理,采用NCO IP核在Intel FPGA芯片EP4CE6F17C8N上产生正弦波信号。采用Signal Tap Logic Analysis逻辑分析工具对数字电路进行实时调试和... 数字控制振荡器是一种能够生成可调频率的数字信号的电路或算法。通过分析数字控制振荡器的实现原理,采用NCO IP核在Intel FPGA芯片EP4CE6F17C8N上产生正弦波信号。采用Signal Tap Logic Analysis逻辑分析工具对数字电路进行实时调试和分析,实验结果表明设计方案可行。 展开更多
关键词 数字控制振荡器 NCO ip 正弦波信号
下载PDF
IP软核硬件木马图谱特征分析检测方法
2
作者 倪林 李霖 +2 位作者 张帅 童思程 钱杨 《电子与信息学报》 EI CAS CSCD 北大核心 2024年第11期4151-4160,共10页
随着集成电路技术的飞速发展,芯片在设计、生产和封装过程中,很容易被恶意植入硬件木马逻辑,当前IP软核的安全检测方法逻辑复杂、容易错漏且无法对加密IP软核进行检测。该文利用非可控IP软核与硬件木马寄存器传输级(RTL)代码灰度图谱的... 随着集成电路技术的飞速发展,芯片在设计、生产和封装过程中,很容易被恶意植入硬件木马逻辑,当前IP软核的安全检测方法逻辑复杂、容易错漏且无法对加密IP软核进行检测。该文利用非可控IP软核与硬件木马寄存器传输级(RTL)代码灰度图谱的特征差异,提出一种基于图谱特征分析的IP软核硬件木马检测方法,通过图谱转换和图谱增强得到标准图谱,利用纹理特征提取匹配算法实现硬件木马检测。实验使用设计阶段被植入7类典型木马的功能逻辑单元为实验对象,检测结果显示7类典型硬件木马的检测正确率均达到了90%以上,图像增强后特征点匹配成功数量的平均增长率达到了13.24%,有效提高了硬件木马检测的效率。 展开更多
关键词 ip软核 硬件木马 灰度图谱 纹理特征 检测算法
下载PDF
基于灰度图谱分析的IP软核硬件木马检测方法
3
作者 倪林 刘子辉 +2 位作者 张帅 韩久江 鲜明 《计算机工程》 CAS CSCD 北大核心 2024年第3期44-51,共8页
随着芯片设计、制造、封装等流程的分工细化,利用第三方知识产权(IP)软核进行二次开发可以明显提升设计效率,减少重复工作。但是大量非自主可控IP软核被用于加速设计时,可能导致芯片在设计阶段被植入硬件木马,使得芯片安全性难以保证。... 随着芯片设计、制造、封装等流程的分工细化,利用第三方知识产权(IP)软核进行二次开发可以明显提升设计效率,减少重复工作。但是大量非自主可控IP软核被用于加速设计时,可能导致芯片在设计阶段被植入硬件木马,使得芯片安全性难以保证。当前IP软核安全检测方法主要依赖功能测试、代码覆盖率和翻转率分析,或在语义层面进行关键字匹配,且无法对加密IP软核进行检测。在分析硬件木马结构及其在IP软核中实现特征的基础上,利用非可控IP软核与“Golden”IP软核中寄存器传输级(RTL)代码灰度图谱的特征差异,基于Trust-Hub构建“Golden”软核集,提出基于灰度图谱特征的IP软核硬件木马检测模型和算法。以功能篡改型IP软核B19-T100为实验对象,通过调整合适的成像矩阵参数,利用分块匹配对比方式实现硬件木马检测,结果表明,该算法的检测精度达97.18%。在对B19、B15、S38417等5类共18个样本进行测试时,所提算法的平均检测精度达92%以上,表明其可实现对硬件木马的有效识别,检测精度和适用性较强。 展开更多
关键词 知识产权软核 硬件木马 灰度图谱 芯片安全 特征差异
下载PDF
基于Veloce仿真器的DDR3 SDRAM故障模拟IP核设计
4
作者 田毅 刘畅 +1 位作者 谢莉 马世耀 《电子器件》 CAS 2024年第2期338-343,共6页
DDR3 SDRAM在高安全领域仍有广泛应用,为了在系统设计早期评估存储器故障对系统的影响,基于Veloce硬件仿真器设计了故障模拟IP核。该IP核基于Tcl脚本和BackDoor技术开发故障生成模块,能够模拟存储器器件软错误和硬错误故障;利用Tk工具... DDR3 SDRAM在高安全领域仍有广泛应用,为了在系统设计早期评估存储器故障对系统的影响,基于Veloce硬件仿真器设计了故障模拟IP核。该IP核基于Tcl脚本和BackDoor技术开发故障生成模块,能够模拟存储器器件软错误和硬错误故障;利用Tk工具箱整合了操作流程,提供了GUI操作界面,可设置故障发生的时机和故障点位。实验表明,该设计可以在仿真器中实现对该类存储器的故障模拟。 展开更多
关键词 硬件仿真 故障模拟 DDR3 SDRAM ip
下载PDF
CRYSTALS-Kyber算法的IP核设计与验证方案研究
5
作者 王东澳 范晓锋 +4 位作者 闵剑勇 殷浩 吴江 李宜 李冰 《电子与封装》 2024年第4期49-55,共7页
随着量子计算机的不断发展,现有的公钥密码算法随时面临着失效的危机。而抗量子密码(PQC)算法的出现,使得这一危机得到化解。与此同时,CRYSTALS-Kyber算法由于其安全性高、速度快等优点在美国国家标准与技术研究院(NIST)标准化算法中脱... 随着量子计算机的不断发展,现有的公钥密码算法随时面临着失效的危机。而抗量子密码(PQC)算法的出现,使得这一危机得到化解。与此同时,CRYSTALS-Kyber算法由于其安全性高、速度快等优点在美国国家标准与技术研究院(NIST)标准化算法中脱颖而出。为提高硬件实现的效率及安全性,提出了一种基于CRYSTALS-Kyber算法的知识产权(IP)核设计与验证的方案。介绍了该系统的硬件实现方法及其中包含的3个模块,密钥生成模块、加密模块和解密模块,研究了实现IP核的关键单元数论变换(NTT)、高级可扩展接口(AXI)以及仿真验证的具体方案,并对总体方案进行了可行性分析。 展开更多
关键词 抗量子密码算法 CRYSTALS-Kyber算法 加密 硬件实现 ip
下载PDF
用于LLC谐振拓扑的PFM发生器IP核设计
6
作者 芮天喆 曾庆立 《集成电路应用》 2024年第4期10-12,共3页
阐述LLC谐振拓扑的结构和频率特性,针对LLC谐振变换器对占空比固定为50%、频率可调节的需求,基于国产Seal 5000系列SA5Z-30-D1平台,提出一种带死区和互补输出的PFM发生器IP核。提出的IP核内部具有上下计数模式计数器和死区与互补生成模... 阐述LLC谐振拓扑的结构和频率特性,针对LLC谐振变换器对占空比固定为50%、频率可调节的需求,基于国产Seal 5000系列SA5Z-30-D1平台,提出一种带死区和互补输出的PFM发生器IP核。提出的IP核内部具有上下计数模式计数器和死区与互补生成模块,通过寄存器设置计数器最大值与自增量,以计数器方向信号作为PFM输出送入死区与互补生成模块,在死区与互补生成模块中产生反相信号并插入死区。通过示波器观测实际输出信号表明该IP核输出效果良好,可以灵活地输出可配置的带有死区、互补输出的PFM波形。 展开更多
关键词 集成电路 PFM FPGA ip
下载PDF
基于国产FPGA的UDP协议栈IP核设计与实现
7
作者 李森 唐建 袁强 《空天预警研究学报》 CSCD 2024年第5期347-352,363,共7页
为了解决国外芯片供应的不稳定性以及满足设计自主可控的要求,在国产FPGA上采用硬件方式实现基于以太网的UDP通信协议,利用SystemVerilog语言设计了一种UDP协议栈IP核.该IP核支持主动ARP请求、被动ARP应答、ARP表查询、ICMP协议、IP协议... 为了解决国外芯片供应的不稳定性以及满足设计自主可控的要求,在国产FPGA上采用硬件方式实现基于以太网的UDP通信协议,利用SystemVerilog语言设计了一种UDP协议栈IP核.该IP核支持主动ARP请求、被动ARP应答、ARP表查询、ICMP协议、IP协议、UDP协议以及协议间的仲裁控制;同时支持AMD公司的三速以太网IP核,可以直接与三速以太网IP核适配.该协议栈IP核只采用常用的FIFO IP,其余均以源码形式设计,便于在其他国产FPGA上进行移植部署.最后将设计完成的IP核放在国微SMQ7K325TFFG900芯片上进行了测试.测试结果表明,该IP核可以实现UDP协议通信,性能良好. 展开更多
关键词 国产FPGA ip ARP协议 ICMP协议 ip协议 UDP协议
下载PDF
基于FPGA的等精度频率计IP Core设计 被引量:10
8
作者 廖艳 陈利学 +1 位作者 赖春红 叶顶胜 《电子技术应用》 北大核心 2007年第12期21-23,共3页
介绍了等精度频率测量方法的原理及误差分析,利用基于FPGA的SoPC技术在QuartusⅡ5.0环境下用VHDL语言实现了等精度频率计的软核IPCore设计,并在相应的开发平台上作了验证。
关键词 FPGA SoPC等精度 ip core
下载PDF
基于NCO IP core的Chirp函数实现设计 被引量:4
9
作者 董亮 汪敏 +1 位作者 高亦菲 高冠男 《现代电子技术》 2009年第20期20-22,共3页
首先分析Chirp函数在频域上的一般特性,并且分析Altrea公司提供的数控振荡器知识产权核(NCO IP core)的输入/输出特性,通过MegaCore环境确定其输入控制字,通过外围逻辑电路实时向NCO IP core调入控制频率控制字以达到改变输出频率的目的... 首先分析Chirp函数在频域上的一般特性,并且分析Altrea公司提供的数控振荡器知识产权核(NCO IP core)的输入/输出特性,通过MegaCore环境确定其输入控制字,通过外围逻辑电路实时向NCO IP core调入控制频率控制字以达到改变输出频率的目的,并通过在示波器上观测FPGA的运行情况,验证了该设计具有很好的输出效果。 展开更多
关键词 NCO ip core FPGA Chirp函数 Megacore
下载PDF
实时车牌定位模块IP Core的研究与设计 被引量:1
10
作者 胡峻铭 尚媛园 +2 位作者 丁辉 王少伟 王晨 《光学技术》 CAS CSCD 北大核心 2013年第5期438-443,共6页
车牌定位是车牌识别系统需要解决的首要问题。基于FPGA的硬件特点,提出了一种简单、有效的车牌定位算法。在车牌区域图像的预处理阶段,提出了一种新的基于色彩分量的灰度化方法,该方法不仅可以消除小型民用车车牌图片的背景和车身信息,... 车牌定位是车牌识别系统需要解决的首要问题。基于FPGA的硬件特点,提出了一种简单、有效的车牌定位算法。在车牌区域图像的预处理阶段,提出了一种新的基于色彩分量的灰度化方法,该方法不仅可以消除小型民用车车牌图片的背景和车身信息,还可以较好的保留车牌区域信息,从而降低定位难度,简化定位步骤,提高小型民用车车牌定位的效率。并设计了一种实时车牌定位模块的软核IP,该IP Core通过了代码覆盖率和功能覆盖率的测试。实际工程项目测试表明,该IP Core定位准确、反应速度快。 展开更多
关键词 通信与信息系统 车牌定位 ip core
下载PDF
RS(15,9)编码器IP Core的实现 被引量:1
11
作者 董怀玉 余宁梅 +3 位作者 高勇 刘高辉 牛兰奇 陈静瑾 《西安理工大学学报》 CAS 2004年第1期82-86,共5页
RS编码器IP核设计的难点是提高编码电路的编码运算速度。采用基于多项式乘法理论的GF(2m)上4位快速有限域乘法的方法,提高了编码电路中乘法器模块的运算速度,并对传统的编码电路进行优化,从而解决了运算速度慢的问题。使用VerilogHDL语... RS编码器IP核设计的难点是提高编码电路的编码运算速度。采用基于多项式乘法理论的GF(2m)上4位快速有限域乘法的方法,提高了编码电路中乘法器模块的运算速度,并对传统的编码电路进行优化,从而解决了运算速度慢的问题。使用VerilogHDL语言和Verilog7.0软件,设计了RS(15,9)编码器,通过仿真及软、硬件验证了设计的正确性。 展开更多
关键词 RS码 编码器 ip core VERILOG HDL
下载PDF
一种基于IP Core实现FFT变换的新方法 被引量:5
12
作者 陈智 王贵锋 柳莺 《自动化与仪器仪表》 2012年第2期163-164,共2页
在数字信号处理领域,传统的快速傅里叶变换(FFT)实现方法无非通过软件编程和ASIC这两种方法来实现,而FPGA的出现使人们在实现FFT又多了一个方便快捷的选择。本文提出了一种基于Altera公司的FFT IPCore实现FFT的方法,该方法简单、灵活,... 在数字信号处理领域,传统的快速傅里叶变换(FFT)实现方法无非通过软件编程和ASIC这两种方法来实现,而FPGA的出现使人们在实现FFT又多了一个方便快捷的选择。本文提出了一种基于Altera公司的FFT IPCore实现FFT的方法,该方法简单、灵活,可以缩短工程开发周期,节约成本。 展开更多
关键词 ip core FFT FPGA
下载PDF
基于IP Core的FIR数字滤波器的FPGA实现 被引量:15
13
作者 许金生 周春雪 赵从毅 《安徽工业大学学报(自然科学版)》 CAS 2007年第3期309-313,337,共6页
介绍使用EDA工具及IP Core开发基于FPGA的FIR数字滤波器,采用去伪延迟控制器,截除因滤波器延迟产生的伪信号。使用FDATool工具设计FIR数字滤波器,利用现有的IP Core在FPGA器件上实现滤波器设计,借助ChipScope Pro工具验证实现结果。整... 介绍使用EDA工具及IP Core开发基于FPGA的FIR数字滤波器,采用去伪延迟控制器,截除因滤波器延迟产生的伪信号。使用FDATool工具设计FIR数字滤波器,利用现有的IP Core在FPGA器件上实现滤波器设计,借助ChipScope Pro工具验证实现结果。整个过程方便、快捷;去伪延迟控制器效果明显。 展开更多
关键词 可编程逻辑门陈列 有限冲击响应 ip 伪信号
下载PDF
高稳定度步进电机控制器IP Core设计 被引量:1
14
作者 杜晓 张重雄 《电子技术应用》 北大核心 2009年第12期131-134,共4页
利用SoPC技术设计了一种通用性强、细分数可编程、升/降速曲线可编程的步进电机控制器IP Core,并利用Altera的DE2开发板进行了设计验证。
关键词 步进电机 ip core 升降速控制 细分 SOPC
下载PDF
基于IP Core的PXI Express接口DMA引擎设计 被引量:7
15
作者 刘兆庆 杜威达 +1 位作者 朱雨 张毅刚 《电子测量技术》 2012年第7期43-46,50,共5页
PXI Express是PCI Express在仪器领域的扩展。采用Xilinx公司的PCI Express端点硬核,详细阐述了一种通用DMA引擎的实现方法,对DMA读写操作流程和设计思想进行了详细的分析和说明,并提出了提高DMA引擎数据传输速率的优化方法。分别在硬... PXI Express是PCI Express在仪器领域的扩展。采用Xilinx公司的PCI Express端点硬核,详细阐述了一种通用DMA引擎的实现方法,对DMA读写操作流程和设计思想进行了详细的分析和说明,并提出了提高DMA引擎数据传输速率的优化方法。分别在硬件层和软件层进行测试,设计的DMA引擎可以达到较高的数据传输速率,为PXI Express接口提供了一种通用的解决方案,可以满足PXI Express系统中对高数据带宽的传输需求,具有很好的应用价值。 展开更多
关键词 PXI EXPRESS DMA引擎 ip硬核
下载PDF
基于Nios Ⅱ处理器的SVPWM IP Core设计 被引量:2
16
作者 杜晓 《电子科技》 2011年第12期72-74,77,共4页
为降低FPGA实现3电平SVPWM算法的复杂性,减小SVPWM模块所占用的资源,文中利用正弦函数和余弦函数的关系,采用小容量ROM提出了一种新的SVPWM控制算法。利用Verilog HDL实现了算法的硬件设计,并封装成IP核以方便设计复用,在Altera公司的DE... 为降低FPGA实现3电平SVPWM算法的复杂性,减小SVPWM模块所占用的资源,文中利用正弦函数和余弦函数的关系,采用小容量ROM提出了一种新的SVPWM控制算法。利用Verilog HDL实现了算法的硬件设计,并封装成IP核以方便设计复用,在Altera公司的DE2开发板上进行了设计验证,体现了SOPC嵌入式系统的灵活性和扩展性。 展开更多
关键词 有源逆变 SVPWM ip core SOPC
下载PDF
USB设备控制器IP Core的设计与实现 被引量:1
17
作者 孙丰军 余春暄 《微计算机信息》 北大核心 2005年第11Z期80-81,126,共3页
本文介绍一款USB设备控制器IPCORE的设计与实现。论文首先介绍了USB设备控制器的设计原理,模块划分及每个模块的功能。然后介绍了该IPCORE在ModelsimSE中的功能仿真及FPGA验证结果。
关键词 USB设备控制器 ip core Verflog FPGA
下载PDF
嵌入式系统与IP—CORE、M-CORE设计技术 被引量:6
18
作者 李广军 《半导体技术》 CAS CSCD 北大核心 2001年第1期4-8,共5页
介绍了一些标志性嵌入式设备与技术的特征以及IP-CORE、M-CORE嵌入技术应用设计的特点和发展动向。
关键词 嵌入式系统 微处理机 专用计算机 设计 ip-core M-core
下载PDF
Microblaze微处理器IP Core的结构及应用 被引量:9
19
作者 龙霞飞 李仁发 《微处理机》 2004年第6期6-9,共4页
本文概要介绍了基于RISC指令集的Microblaze微处理器IPcore体系结构的主要特性和支持的标准外设 ,简述了MicroBlaze嵌入式系统开发环境的功能及使用 ,主要介绍了和PC机串口通讯为应用背景的一种Microblaze嵌入式系统的设计实现 ,给出了... 本文概要介绍了基于RISC指令集的Microblaze微处理器IPcore体系结构的主要特性和支持的标准外设 ,简述了MicroBlaze嵌入式系统开发环境的功能及使用 ,主要介绍了和PC机串口通讯为应用背景的一种Microblaze嵌入式系统的设计实现 ,给出了系统实现的硬件资源平台以及部分代码 。 展开更多
关键词 Micmblaze微处理器 知识产权内核 现场可编程逻辑阵列 嵌入式系统
下载PDF
Design of IP core for IIC bus controller based on FPGA 被引量:1
20
作者 黄晓敏 张志杰 《Journal of Measurement Science and Instrumentation》 CAS CSCD 2015年第1期13-18,共6页
The intellectual property (IP) core for inter-integrated circuit (IIC) bus controller is designed using finite state machine (FSM) based on field programmable gate array (FPGA). Not only the data from AT 24C02... The intellectual property (IP) core for inter-integrated circuit (IIC) bus controller is designed using finite state machine (FSM) based on field programmable gate array (FPGA). Not only the data from AT 24C02C can be read automatically after power on, but also the data from upper computer can be written into AT24C02C immediately under the control of the IIC bus controller. When it is applied to blast wave overpressure test system, the IIC bus controller can read and store working parameters automatically. In a laboratory environment, the IP core simulation is carried out and the result is accurate. In the explosion field test, by analyzing the obtained valid data, it can be concluded that the designed IP core has good reliability. 展开更多
关键词 field programmable gate array (FPGA) IIC bus intellectual property(ip core test system
下载PDF
上一页 1 2 56 下一页 到第
使用帮助 返回顶部