期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
S3C2440串口FIFO模式的中断机制和处理策略 被引量:2
1
作者 陈海生 郭晓云 +2 位作者 邓锐 王峰 陈亮 《单片机与嵌入式系统应用》 2013年第6期32-35,共4页
为了研究基于S3C2440的串口FIFO模式的中断机制和相应处理策略,采用实验方法验证了该模式的发送中断的触发时刻是当批量字符从FIFO中移出,直到FIFO中剩下与触发深度设置值相等数目的字符的时候。修正了中文使用手册认为"当批量字符... 为了研究基于S3C2440的串口FIFO模式的中断机制和相应处理策略,采用实验方法验证了该模式的发送中断的触发时刻是当批量字符从FIFO中移出,直到FIFO中剩下与触发深度设置值相等数目的字符的时候。修正了中文使用手册认为"当批量字符从FIFO中移出,发送中断的触发时刻是当移出字符个数与触发深度设置值相等的时候"的错误。同时通过实验验证了串口FIFO模式的接收中断机制。在两者的中断处理基础上,提出一种实用的处理策略。 展开更多
关键词 串口中断 fifo模式 处理策略 S3C2440
下载PDF
基于USB 2.0 Slave FIFO模式下软件开发框架 被引量:1
2
作者 袁卫 《渭南师范学院学报》 2007年第2期57-58,68,共3页
以Cypress公司的基于USB2.0的EZ-USB FX2系列芯片之一CY7C68013为例,简要介绍了其内部结构,并详细说明在Slave FIFO模式下实现批量数据传输中相应软件系统,包括固件程序、Windows驱动程序及应用程序的开发过程.
关键词 SLAVE fifo模式 固件程序 驱动程序 应用程序
下载PDF
基于Verilog的FPGA与USB2.0高速接口设计 被引量:7
3
作者 袁卫 张冬阳 《现代电子技术》 2009年第1期161-163,共3页
USB 2.0接口芯片FX2 CY7C68013工作在Slave FIFO模式下,讨论了一种以FPGA为控制核心,对其内部的FIFO进行控制,以实现数据的高速传输。该系统模块主要由USB固件程序和FPGA控制软件组成,可应用到需要通过USB 2.0接口进行高速数据传输或采... USB 2.0接口芯片FX2 CY7C68013工作在Slave FIFO模式下,讨论了一种以FPGA为控制核心,对其内部的FIFO进行控制,以实现数据的高速传输。该系统模块主要由USB固件程序和FPGA控制软件组成,可应用到需要通过USB 2.0接口进行高速数据传输或采集系统中。实验结果表明:系统具有数据传输准确、速度快等特点。 展开更多
关键词 USB 2.0 SLAVE fifo模式 FPGA 高速接口
下载PDF
基于USB2.0和FPGA的多路数据传输系统设计 被引量:2
4
作者 袁卫 张建奇 《微计算机信息》 北大核心 2006年第12Z期144-145,299,共3页
基于USB2.0的FIFO方式,利用FPGA同步实现三个通道,不同传输率的数据的发送和采集,详细说明多路数据发送与采集时,对不同数据传输速率的实现方法以及部分硬件和软件设计,最后,简要介绍了基于USB的在线配置FPGA的一种新方法。
关键词 USB2.0 fifo模式 发送与采集 在线配置
下载PDF
基于FPGA的USB通信模块在伺服系统中的应用研究
5
作者 刘继磊 任虹霞 +1 位作者 王新民 王冰 《微电机》 北大核心 2011年第11期80-83,共4页
介绍了一种基于FPGA+CY7C68013的USB通信模块及其在伺服系统中的应用,给出了以USB2.0接口芯片CY7C68013同步SlaveFIFO读写模式为基础,现场可编程门阵列(FPGA)为状态控制芯片的硬件方案。通过编制固件程序和verilog程序,成功实现了以USB... 介绍了一种基于FPGA+CY7C68013的USB通信模块及其在伺服系统中的应用,给出了以USB2.0接口芯片CY7C68013同步SlaveFIFO读写模式为基础,现场可编程门阵列(FPGA)为状态控制芯片的硬件方案。通过编制固件程序和verilog程序,成功实现了以USB2.0为接口的伺服驱动器与上位机(PC)之间的高速数据传输。最后运用上位机Cypress USB Console软件进行测试,结果表明系统具有数据传输准确、速度快等优点。 展开更多
关键词 FPGA USB SLAVE fifo模式 伺服系统 数据通信
下载PDF
FPGA和USB2.0双工接口设计 被引量:2
6
作者 王燕燕 刘勇 黄鲁 《自动化与仪表》 北大核心 2012年第2期45-48,共4页
为了实现FPGA与USB2.0之间稳定快速的数据传输,该设计利用USB2.0接口芯片CY7C68013的Slave FIFO模式,采用时分复用的方法设计了一种双向数据接口。在FPGA端,持续把从USB OUT FIFO读出的数据回写到USB IN FIFO,以实现系统的自环测试。该... 为了实现FPGA与USB2.0之间稳定快速的数据传输,该设计利用USB2.0接口芯片CY7C68013的Slave FIFO模式,采用时分复用的方法设计了一种双向数据接口。在FPGA端,持续把从USB OUT FIFO读出的数据回写到USB IN FIFO,以实现系统的自环测试。该设计已被应用到超宽带(UWB)无线系统中,结果表明本接口工作稳定,数据传输准确,平均速率12Mb/s。 展开更多
关键词 现场可编程门阵列 USB2.0 CY7C68013 SLAVE fifo模式 VERILOG HDL 双工接口
下载PDF
基于DSP的CAN—USB通信系统的设计与实现
7
作者 张君 郭阳宽 +2 位作者 祝连庆 那云虓 孟晓辰 《仪表技术与传感器》 CSCD 北大核心 2014年第5期99-101,共3页
文中构建了一个基于TMS320F2812 DSP芯片的CAN总线和USB控制器CY7C68013的通信系统,阐述了系统的总体设计并且给出了系统各组成部分的硬件及软件的设计。USB控制器采用SLAVE FIFO模式,从而实现了外部DSP直接控制CY7C68013中缓冲区消息... 文中构建了一个基于TMS320F2812 DSP芯片的CAN总线和USB控制器CY7C68013的通信系统,阐述了系统的总体设计并且给出了系统各组成部分的硬件及软件的设计。USB控制器采用SLAVE FIFO模式,从而实现了外部DSP直接控制CY7C68013中缓冲区消息的读写;利用DSP内嵌的CAN控制器和外接的CAN收发器实现高达800 kbit/s的消息传输。进行了通信测试的试验,多次试验表明,该系统可以实现USB与CAN总线之间消息快速、可靠的传输。 展开更多
关键词 CAN总线 USB控制器 SLAVE fifo模式
下载PDF
基于USB2.0的异步数据传输和控制接口的设计 被引量:18
8
作者 何苏勤 黄翠翠 《国外电子测量技术》 2010年第3期79-83,共5页
采用EZ-USB FX2LP系列的USB2.0控制器芯片CY7C68013A设计USB2.0接口已有许多应用实例,但是大多数都是采用GPIF主模式实现数据通信,应用场合具有一定的局限性。设计并实现了一种通用USB2.0接口方案,该方案利用其slave FIFO从属模式实现外... 采用EZ-USB FX2LP系列的USB2.0控制器芯片CY7C68013A设计USB2.0接口已有许多应用实例,但是大多数都是采用GPIF主模式实现数据通信,应用场合具有一定的局限性。设计并实现了一种通用USB2.0接口方案,该方案利用其slave FIFO从属模式实现外部MCU和PC之间的高速异步数据传输和控制。与其他常用的USB接口芯片设计相比,该设计更加灵活方便,可用于任何一款MCU扩展USB接口。 展开更多
关键词 USB2.0 EZ-USB FX2LP CY7C68013A SLAVE fifo从属模式
下载PDF
基于USB总线的虚拟频谱分析仪设计
9
作者 黄娟 于莉娜 +2 位作者 胡金海 李英伟 刘兴斌 《石油仪器》 2006年第6期19-21,3+2,共3页
文章详细介绍了基于USB总线的虚拟频谱分析仪的设计过程。该仪器使用嵌入式混合处理器MC56F8323来实现动态信号的实时采集、频谱分析和数字滤波等功能。处理结果由USB2.0接口芯片CY7C68013上传至PC机,以完成数据显示、存储、绘制图形等... 文章详细介绍了基于USB总线的虚拟频谱分析仪的设计过程。该仪器使用嵌入式混合处理器MC56F8323来实现动态信号的实时采集、频谱分析和数字滤波等功能。处理结果由USB2.0接口芯片CY7C68013上传至PC机,以完成数据显示、存储、绘制图形等功能。其中,CY7C68013工作于SlaveFIFO模式,以实现与MC56F8323间的数据传输。该系统可同时对两路动态信号进行实时谱分析,每路采样频率高达500kHz。 展开更多
关键词 频谱分析仪 USB总线 混合控制器 Salve fifo模式
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部