期刊文献+
共找到89篇文章
< 1 2 5 >
每页显示 20 50 100
FPGA Design and Implementation of a Convolutional Encoder and a Viterbi Decoder Based on 802.11a for OFDM
1
作者 Yan Sun Zhizhong Ding 《Wireless Engineering and Technology》 2012年第3期125-131,共7页
In this paper, a modified FPGA scheme for the convolutional encoder and Viterbi decoder based on the IEEE 802.11a standards of WLAN is presented in OFDM baseband processing systems. The proposed design supports a gene... In this paper, a modified FPGA scheme for the convolutional encoder and Viterbi decoder based on the IEEE 802.11a standards of WLAN is presented in OFDM baseband processing systems. The proposed design supports a generic, robust and configurable Viterbi decoder with constraint length of 7, code rate of 1/2 and decoding depth of 36 symbols. The Viterbi decoder uses full-parallel structure to improve computational speed for the add-compare-select (ACS) modules, adopts optimal data storage mechanism to avoid overflow and employs three distributed RAM blocks to complete cyclic trace-back. It includes the core parts, for example, the state path measure computation, the preservation and transfer of the survivor path and trace-back decoding, etc. Compared to the general Viterbi decoder, this design can effectively decrease the 10% of chip logic elements, reduce 5% of power consumption, and increase the encoder and decoder working performance in the hardware implementation. Lastly, relevant simulation results using Verilog HDL language are verified based on a Xinlinx Virtex-II FPGA by ISE 7.1i. It is shown that the Viterbi decoder is capable of decoding (2, 1, 7) convolutional codes accurately with a throughput of 80 Mbps. 展开更多
关键词 fpga Convolutional encodeR VITERBI decodeR IEEE 802.11a OFDM
下载PDF
基于FPGA的ARM与绝对式编码器的通信接口实现 被引量:18
2
作者 陈国培 艾武 +2 位作者 张静波 李抢 肖毅 《微电机》 北大核心 2012年第8期28-31,80,共5页
针对绝对式编码器与ARM之间的通信问题,设计了基于FPGA的ARM与绝对式编码器的硬件接口电路。根据ARM和编码器之间的通信流程,利用有限状态机和模块化设计思想进行软件编程。结果表明,该设计接口能够快速、准确地实现ARM和编码器之间的... 针对绝对式编码器与ARM之间的通信问题,设计了基于FPGA的ARM与绝对式编码器的硬件接口电路。根据ARM和编码器之间的通信流程,利用有限状态机和模块化设计思想进行软件编程。结果表明,该设计接口能够快速、准确地实现ARM和编码器之间的通信。 展开更多
关键词 fpga arm 绝对式编码器 接口 多摩川
下载PDF
基于FPGA和ARM的虚拟软盘实现
3
作者 陈章进 陈旭东 +2 位作者 姜鹏程 王文磊 李瀚超 《电子技术应用》 北大核心 2017年第12期40-43,47,共5页
提出一种基于FPGA和ARM的虚拟软盘实现方案。在FPGA上实现并行CRC运算、MFM编解码,将存储芯片SRAM虚拟成1.44 MB软盘进行数据访问,通过台式机实现对虚拟软盘的镜像制作、文件读写、格式化、制作启动盘等操作;ARM通过SPI接口实现与FPGA... 提出一种基于FPGA和ARM的虚拟软盘实现方案。在FPGA上实现并行CRC运算、MFM编解码,将存储芯片SRAM虚拟成1.44 MB软盘进行数据访问,通过台式机实现对虚拟软盘的镜像制作、文件读写、格式化、制作启动盘等操作;ARM通过SPI接口实现与FPGA的数据通信,并且在ARM上搭建UDP服务器,实现局域网内设备对虚拟软盘的状态、数据进行读写访问。 展开更多
关键词 fpga arm 虚拟软盘 并行CRC MFM编解码 UDP
下载PDF
基于FPGA和ARM的位移测量仪设计
4
作者 殷庆纵 《机床与液压》 北大核心 2011年第24期95-98,共4页
光栅尺作为位移传感元件被广泛应用在光学精密测量机器和高精度的数控机床上。介绍一种采用FPGA的光栅尺位移测量仪的设计方法,通过FPGA对2个光栅传感器输出的信号分别进行细分辨向和计数,再使用ARM LPC2132对计数信号进行处理,能可靠对... 光栅尺作为位移传感元件被广泛应用在光学精密测量机器和高精度的数控机床上。介绍一种采用FPGA的光栅尺位移测量仪的设计方法,通过FPGA对2个光栅传感器输出的信号分别进行细分辨向和计数,再使用ARM LPC2132对计数信号进行处理,能可靠对x-y工作台在x和y方向上的位移分别进行测量。该仪器的分辨率为0.5μm,精度可优于±1μm。此外,所研制的位移测量仪工作可靠,结构简单,易于调试和扩展。 展开更多
关键词 位移测量 fpga armLPC2132 光栅传感器 正交解码
下载PDF
基于ARM和FPGA的放射治疗床控制系统硬件设计 被引量:2
5
作者 黄振 乔卫民 +3 位作者 敬岚 李勤 刘太联 肖文君 《核电子学与探测技术》 CAS CSCD 北大核心 2012年第3期298-302,共5页
基于兰州重离子治疗肿瘤专用装置研制中患者定位系统的实际需要,设计了治疗床控制系统的硬件部分。经调研考虑,选用ARM和FPGA为核心架构来实现硬件系统,详细介绍了组成硬件系统的三块PCB板卡的架构,给出了核心控制器选用的A3P250 FPGA... 基于兰州重离子治疗肿瘤专用装置研制中患者定位系统的实际需要,设计了治疗床控制系统的硬件部分。经调研考虑,选用ARM和FPGA为核心架构来实现硬件系统,详细介绍了组成硬件系统的三块PCB板卡的架构,给出了核心控制器选用的A3P250 FPGA的系统设计,同时介绍了系统中涉及到的重要接口协议如CANopen接口、SSI接口等,并给出了硬件电路实现方式。系统中的硬件设计充分考虑并利用了项目中的实际条件,能够满足患者定位系统对治疗床的控制要求。 展开更多
关键词 运动控制 arm fpga 绝对值编码器 CANOPEN
下载PDF
基于ARM+FPGA的实时流传输车载记录仪设计 被引量:1
6
作者 于濮嘉 王康谊 《单片机与嵌入式系统应用》 2021年第9期83-86,91,共5页
本文以TMS320DM8168和XC7K160T芯片为核心,对传统车载记录仪进行了优化设计,从硬件和软件两个方面对车载数据记录装置的关键技术进行了研究和设计,实现对高速采集的CAN总线数据及视频数据的记录,通过RTSP实时流传输协议实现直播推流等功... 本文以TMS320DM8168和XC7K160T芯片为核心,对传统车载记录仪进行了优化设计,从硬件和软件两个方面对车载数据记录装置的关键技术进行了研究和设计,实现对高速采集的CAN总线数据及视频数据的记录,通过RTSP实时流传输协议实现直播推流等功能,并给出了系统实际运行结果。 展开更多
关键词 车载记录 视频编解码 arm fpga CAN RTSP GPMC
下载PDF
基于FPGA和ARM的语音采集终端的实现 被引量:1
7
作者 杨春顺 《计算机与数字工程》 2009年第6期163-166,共4页
介绍一款基于FPGA和ARM方式实现的模拟话音采集终端,通过FPGA完成模数、数模转换芯片与主控MCU之间的接口转换,降低硬件的复杂程度。采集到的音频信息通过软件实现编码和解码,并以MP3的格式储存到通用存储介质。该设备的软件功能丰富,... 介绍一款基于FPGA和ARM方式实现的模拟话音采集终端,通过FPGA完成模数、数模转换芯片与主控MCU之间的接口转换,降低硬件的复杂程度。采集到的音频信息通过软件实现编码和解码,并以MP3的格式储存到通用存储介质。该设备的软件功能丰富,硬件的接口灵活,能够方便维护和工程化生产。通过对样机的实际测试,其性能、指标、功能和人机接口等方面与同类产品相比在均有相当的改观。 展开更多
关键词 fpga arm 编码 解码
下载PDF
异步BiSS-C协议的FPGA解码
8
作者 陈佳文 刘晴晴 邵春江 《微电子学与计算机》 2024年第2期101-107,共7页
为了在BiSS-C协议的处理器设备(Master,MA)时钟和现场可编程门阵列(Field Programmable Gate Array,FPGA)时钟异步的情况下获得BiSS-C协议传输的数据,提出一种异步时钟下FPGA解码BiSS-C协议的实现方法。首先,在FPGA中对BiSS-C传输的编... 为了在BiSS-C协议的处理器设备(Master,MA)时钟和现场可编程门阵列(Field Programmable Gate Array,FPGA)时钟异步的情况下获得BiSS-C协议传输的数据,提出一种异步时钟下FPGA解码BiSS-C协议的实现方法。首先,在FPGA中对BiSS-C传输的编码器数据进行16倍采样,用状态机解码BiSS-C数据,并对数据进行循环冗余校验(Cyclic Redundancy Check,CRC)。其次,在ModelSim中对FPGA软件进行仿真,对状态机的功能、FPGA软件的数据判读能力进行验证。最后,搭建光栅编码器数据采集系统,对FPGA的解码效果进行验证。仿真结果和试验结果表明:在异步时钟下FPGA能正确解码BiSS-C协议传输数据,解码得到的编码器角度位置误差不大于0.1'',误码率低、解码精度高。 展开更多
关键词 BiSS-C协议 现场可编程门阵列(fpga) 异步时钟 数据解码 编码器
下载PDF
基于FPGA的CRC编解码器实现 被引量:7
9
作者 孙志雄 谢海霞 《电子器件》 CAS 北大核心 2012年第6期657-660,共4页
循环冗余校验(CRC)是一种广泛应用于通信领域以提高数据传输可靠性的差错控制方法。介绍了CRC码的原理,分析了CRC编码、解码电路设计思路。利用VHDL语言设计CRC(7,3)编解码器并通过QuartusⅡ仿真平台进行仿真验证,最后下载到FPGA芯片实... 循环冗余校验(CRC)是一种广泛应用于通信领域以提高数据传输可靠性的差错控制方法。介绍了CRC码的原理,分析了CRC编码、解码电路设计思路。利用VHDL语言设计CRC(7,3)编解码器并通过QuartusⅡ仿真平台进行仿真验证,最后下载到FPGA芯片实现了CRC(7,3)编解码电路。仿真及实验结果表明采用此方法实现的CRC编解码器具有速度快、可靠性高及易于大规模集成的优点。 展开更多
关键词 CRC 编码器 解码器 fpga VHDL
下载PDF
基于FPGA的绝对式编码器的解码电路设计 被引量:4
10
作者 陈琳 钟文 +2 位作者 潘海鸿 韦庆情 黄炳琼 《微特电机》 北大核心 2013年第8期60-63,共4页
为获取TS5643N100型绝对式编码器的位置和状态信息,提出采用现场可编程逻辑器件(Field Programmable Gate Array,FPGA)编程实现TS5643N100型绝对式编码器的解码电路,并将这些信息作为反馈信号输入伺服控制器。该FPGA解码电路采用模块化... 为获取TS5643N100型绝对式编码器的位置和状态信息,提出采用现场可编程逻辑器件(Field Programmable Gate Array,FPGA)编程实现TS5643N100型绝对式编码器的解码电路,并将这些信息作为反馈信号输入伺服控制器。该FPGA解码电路采用模块化设计,其主要包括对编码器输出信号的解码、串并转换、CRC校验和数据分离处理等。实验结果表明,所设计的FPGA解码电路能够实现TS5643N100型绝对式编码器和后续处理器之间的通讯,便于上位机控制器读取编码器采集的信息,可以替代价格昂贵的AU5688专用转换芯片,进而简化系统结构设计,降低产品成本。 展开更多
关键词 fpga 绝对式编码器 解码电路 伺服电动机
下载PDF
循环汉明码编译码器的设计与FPGA实现 被引量:3
11
作者 王书省 贺占权 +2 位作者 张少甫 肖长春 曹旸 《现代电子技术》 2014年第10期127-131,共5页
分析了循环码的特性,提出一种循环汉明码编译码器的设计方案。编译码器中编码采用除法电路,译码采用梅吉特译码器,易于工程应用。对编译码器在FPGA上进行了实现,通过参数化设置,具有较高的码率,适用于(255,247)及其任意缩短码的循环汉明... 分析了循环码的特性,提出一种循环汉明码编译码器的设计方案。编译码器中编码采用除法电路,译码采用梅吉特译码器,易于工程应用。对编译码器在FPGA上进行了实现,通过参数化设置,具有较高的码率,适用于(255,247)及其任意缩短码的循环汉明码,并给出了译码器的仿真和测试结果。结果表明:编译码器运行速率高、译码时延小,在Virtex-5芯片上,最高工作时钟频率大于270 MHz。在码组错误个数确定的系统应用中,可以有效降低误码率,一般可将误码率降低一个量级。实践表明,该设计具有很强的工程实用价值。 展开更多
关键词 循环码 汉明码 编译码器 fpga
下载PDF
基于FPGA的IRIG-B(DC)解码编码器设计 被引量:6
12
作者 李盘文 高志远 《电子测量技术》 2016年第6期107-110,共4页
针对机载测试系统以IRIG-B(DC)码作为整个系统的时间源,提出一种基于FPGA的解码编码器设计。该设计采用FPGA为主控制器,实现IRIG-B(DC)码的解码、秒脉冲生成、IRIG-B码编码等功能,当外部IRIG-B码输入中断时,可按系统时间产生IRIG-B码输... 针对机载测试系统以IRIG-B(DC)码作为整个系统的时间源,提出一种基于FPGA的解码编码器设计。该设计采用FPGA为主控制器,实现IRIG-B(DC)码的解码、秒脉冲生成、IRIG-B码编码等功能,当外部IRIG-B码输入中断时,可按系统时间产生IRIG-B码输出。主要阐述了IRIG-B(DC)码的格式,详细介绍了IRIG-B(DC)码解码编码器的软硬件设计,在实验室搭建测试环境对该设计进行了测试验证,结果表明该设计能够稳定可靠运行。 展开更多
关键词 IRIG-B(DC)码 fpga 解码 编码 秒脉冲
下载PDF
基于FPGA的以太网物理层信号处理器的研究 被引量:5
13
作者 汪昆 冯冬芹 《电子器件》 EI CAS 2005年第4期855-858,共4页
为了利用FPGA灵活实现以太网中继器芯片和编解码芯片的功能,本处理器采用自上而下的模块化设计思想,实现了Manchester编码的编解码算法,开创性地将FPGA应用在以太网物理信号的处理上,同时该处理器还实现了部分数据链路层的功能,例如CRC... 为了利用FPGA灵活实现以太网中继器芯片和编解码芯片的功能,本处理器采用自上而下的模块化设计思想,实现了Manchester编码的编解码算法,开创性地将FPGA应用在以太网物理信号的处理上,同时该处理器还实现了部分数据链路层的功能,例如CRC-32差错校验算法。拓宽了FPGA在数字信号处理领域的应用,更为FPGA将以太网物理层和数据链路层信号处理统一实现提供了有效地解决方案。 展开更多
关键词 fpga 编解码算法 CRC-32差错校验算法
下载PDF
基于FPGA的无线呼叫系统跨学科综合设计案例 被引量:3
14
作者 陈学英 王军 习友宝 《实验科学与技术》 2019年第1期41-45,共5页
该文介绍了一种无线呼叫系统的实验设计。通过实验,学生能够掌握射频收发、信息编码解码、输出显示与音频驱动电路的工作原理和实现。该实验基于FPGA技术和硬件模块电路实现,能够有效地将EDA技术、通信原理、数字逻辑、射频电路以及乐... 该文介绍了一种无线呼叫系统的实验设计。通过实验,学生能够掌握射频收发、信息编码解码、输出显示与音频驱动电路的工作原理和实现。该实验基于FPGA技术和硬件模块电路实现,能够有效地将EDA技术、通信原理、数字逻辑、射频电路以及乐谱原理等相关知识点进行整合和运用。通过实验,学生能够得到硬件与软件方面的实际工程训练,提升综合设计分析和解决问题的能力,使跨学科知识的交叉应用与创新实践能力得到培养。 展开更多
关键词 射频收发 fpga 通信协议 编解码
下载PDF
基于FPGA分布式采集系统设计 被引量:2
15
作者 王辉 宋克柱 杨白利 《电子测量技术》 2014年第8期80-84,共5页
基于无线采集技术,设计了一种通用的可靠的长距离无线数据采集系统。一对编码器/译码器之间数据经卷积编码并使用两条相互备份的无线数据传通道同时发送数据,接收端进行viterbi译码后,接收端的硬件对2路数据的实时校验和判选,实现可靠... 基于无线采集技术,设计了一种通用的可靠的长距离无线数据采集系统。一对编码器/译码器之间数据经卷积编码并使用两条相互备份的无线数据传通道同时发送数据,接收端进行viterbi译码后,接收端的硬件对2路数据的实时校验和判选,实现可靠的数据传输。该系统包括硬件框架、逻辑设计,利用现场可编程门阵列(field programmable gate array,FPGA)作为主控制器,实现了远距离可靠触发、控制和采集。 展开更多
关键词 无线传输 卷积编码 VITERBI译码 同步 fpga
下载PDF
基于FPGA的MVBC帧收发器设计 被引量:1
16
作者 丁青锋 朱其新 +1 位作者 幸柒荣 魏耀南 《华东交通大学学报》 2010年第6期47-51,94,共6页
首先分析了多功能车辆总线(multifunction vehicle bus,MVB)的通信机制与特点,在此基础上,采用VHDL语言编写了MVB总线控制器(MVB controller,MVBC)帧收发器中曼彻斯特编译码、循环冗余码校验(cychinc reduncy check,CRC)校验等核心功能... 首先分析了多功能车辆总线(multifunction vehicle bus,MVB)的通信机制与特点,在此基础上,采用VHDL语言编写了MVB总线控制器(MVB controller,MVBC)帧收发器中曼彻斯特编译码、循环冗余码校验(cychinc reduncy check,CRC)校验等核心功能的算法,设计了收发器中发送模块和接收模块;最后FPGA实现了MVB主、从数据帧的收发。 展开更多
关键词 多功能车辆总线控制器 fpga 循环冗余码校验 曼彻斯特编译码
下载PDF
基于FPGA无线远程遥控爆炸系统 被引量:2
17
作者 王辉 宋克柱 杨白利 《微型机与应用》 2014年第18期17-19,22,共4页
针对地震勘探的需求,设计了一种通用、可靠的长距离无线远程遥控爆炸系统。该系统基于FPGA+STM32架构,不仅效率高、功耗低、体积小,并具有很强的系统稳定性。系统收发数据时,首先对数据进行卷积编码、Viterbi译码,能够有效地降低系统的... 针对地震勘探的需求,设计了一种通用、可靠的长距离无线远程遥控爆炸系统。该系统基于FPGA+STM32架构,不仅效率高、功耗低、体积小,并具有很强的系统稳定性。系统收发数据时,首先对数据进行卷积编码、Viterbi译码,能够有效地降低系统的误码率。利用现场可编程门阵列(Field Programmable Gate Array,FPGA)作为主控制器,系统能够有效地处理数据,实现了远距离可靠引爆、控制和采集。 展开更多
关键词 无线传输 卷积编码 VITERBI译码 同步 fpga
下载PDF
一种基于低成本FPGA的高速8B/10B编解码器设计 被引量:6
18
作者 陈章进 钟国海 毕卓 《微计算机信息》 2012年第10期189-190,480,共3页
本文基于Altera低成本FPGA设计并实现了一种高速8B/10B编码解码器,编码器和解码器均采用并行流水线设计,可以作为高速串行总线中的编码器和解码器用于保证直流平衡、提高时钟恢复能力等。在Altera公司软件平台QuartusⅡ上进行的综合和... 本文基于Altera低成本FPGA设计并实现了一种高速8B/10B编码解码器,编码器和解码器均采用并行流水线设计,可以作为高速串行总线中的编码器和解码器用于保证直流平衡、提高时钟恢复能力等。在Altera公司软件平台QuartusⅡ上进行的综合和仿真结果表明,将该编解码器应用到基于CycloneⅢ设计的高速SERDES中,可获得超过1.25Gbps的单通道数据率,能够满足高速串行通信要求。 展开更多
关键词 关键字 8B 10B编码 fpga SERDES 串行总线
下载PDF
基于FPGA的高速RS编解码器设计与实现 被引量:3
19
作者 顾艳丽 周洪敏 《信息技术》 2008年第6期48-50,共3页
详细介绍了RS(255,191)编解码器的设计,按照自上而下的设计流程给出了算法的FPGA实现。根据编解码器的不同特点,采用不同方法实现GF(28)乘法器。编码器采用并行结构、解码器采用并行无逆的BM算法实现关键模块,求逆器采用查表方法。采用... 详细介绍了RS(255,191)编解码器的设计,按照自上而下的设计流程给出了算法的FPGA实现。根据编解码器的不同特点,采用不同方法实现GF(28)乘法器。编码器采用并行结构、解码器采用并行无逆的BM算法实现关键模块,求逆器采用查表方法。采用以上方法的组合,使得在资源占用允许的同时最大限度地提高了编解码速度。 展开更多
关键词 数字视频广播(DVB) RS编解码 现场可编程逻辑阵列(fpga) BM算法
下载PDF
基于FPGA的曼码编解码模块实现 被引量:5
20
作者 张儒 李敏 《仪器仪表用户》 2016年第3期53-55,共3页
本文提供了一种基于FPGA的曼彻斯特码编解码模块,利用FPGA进行曼码的编解码,完成单芯测井系统的通讯传输。整个系统主要分为编码模块和解码模块。测井过程中,地面系统通过编码模块产生命令信号,经过驱动电路和电缆后,发送到井下仪器。... 本文提供了一种基于FPGA的曼彻斯特码编解码模块,利用FPGA进行曼码的编解码,完成单芯测井系统的通讯传输。整个系统主要分为编码模块和解码模块。测井过程中,地面系统通过编码模块产生命令信号,经过驱动电路和电缆后,发送到井下仪器。井下仪器将采集到的数据,经过电缆,驱动电路,发送到地面系统。地面系统通过解码模块恢复成原始数据。与采用专用编解码芯片相比,该方案成本更低,而且根据需要进行功能扩展,更加灵活。该解码方式已经在多个实际测井作业中成功运行,具有良好的工程实用价值。 展开更多
关键词 曼彻斯特码 fpga 编码 解码
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部