期刊文献+
共找到16篇文章
< 1 >
每页显示 20 50 100
使用VHDL语言设计FPGA的几个常见问题的探讨 被引量:3
1
作者 孙建东 《国外电子元器件》 2006年第7期30-33,共4页
详细讨论了在MAX plus II开发平台下使用VHDL硬件描述语言设计现场可编程门阵列(FP-GA)时常见的三个问题:等占空比分频电路、延时任意量的延时电路、双向电路。
关键词 fpga vhdl 分频电路 延时电路 双向电路
下载PDF
基于FPGA的半整数及整数分频器的参数化设计 被引量:8
2
作者 古良玲 杨永明 郭巧惠 《电子器件》 EI CAS 2005年第2期404-406,共3页
一种具有通用性的半整数及整数分频电路,应用模块化的思想以及参数化的设计方法,在FPGA实验开发平台上得以实现,通过对具体参数的简单修改就可应用于不同场合,实验仿真以及仪器测试结果均取得了良好的效果。该设计通用性较好,可以应用... 一种具有通用性的半整数及整数分频电路,应用模块化的思想以及参数化的设计方法,在FPGA实验开发平台上得以实现,通过对具体参数的简单修改就可应用于不同场合,实验仿真以及仪器测试结果均取得了良好的效果。该设计通用性较好,可以应用于各种数字电路系统设计中。 展开更多
关键词 fpga vhdl 参数化 分频器
下载PDF
基于FPGA的全数字FSK调制解调器设计 被引量:10
3
作者 吴海涛 梁迎春 陈英俊 《现代电子技术》 2007年第23期72-73,76,共3页
根据数字信号FSK调制和解调的工作原理,采用层次化、模块化方法设计了一种基于FPGA芯片的FSK调制解调器;用数字键控法实现了调制,用过零检测法实现了全数字解调。同时结合系统功能实现的需要,设计了伪随机序列(m序列)模块。整个设计基于... 根据数字信号FSK调制和解调的工作原理,采用层次化、模块化方法设计了一种基于FPGA芯片的FSK调制解调器;用数字键控法实现了调制,用过零检测法实现了全数字解调。同时结合系统功能实现的需要,设计了伪随机序列(m序列)模块。整个设计基于ALTERA公司的QuartusⅡ开发平台,并用Cyclone系列FPGA实现。所设计的调制解调器具有体积小、功耗低、集成度高、软件可移植性强、扰干扰能力强的特点,符合未来通信技术设计的方向。 展开更多
关键词 FSK fpga 伪随机序列 分频器 vhdl
下载PDF
任意数值分频器的FPGA实现 被引量:2
4
作者 郜继红 荀延龙 卢旭盛 《电子设计工程》 2015年第22期122-124,共3页
本文介绍了一种基于FPGA的多数值分频器的设计,该分频器可以实现占空比及分频系数可调,其分频数值可以是整数、小数和分数。文章给出了使用Altera公司的Cyclone II系列EP2C5Q208C型FPGA芯片中实现后的仿真结果和测试结果,这些结果表明... 本文介绍了一种基于FPGA的多数值分频器的设计,该分频器可以实现占空比及分频系数可调,其分频数值可以是整数、小数和分数。文章给出了使用Altera公司的Cyclone II系列EP2C5Q208C型FPGA芯片中实现后的仿真结果和测试结果,这些结果表明设计的正确性和可行性。分频器采用VHDL语言编程实现,用户可以自行设置分频器功能,这种分频器设计具有很强的实用性和可移值性。 展开更多
关键词 fpga vhdl 任意数值 分频器 数字设计
下载PDF
基于FPGA的任意数值分频器的设计 被引量:12
5
作者 周殿凤 康素成 王俊华 《信息化研究》 2010年第2期59-61,共3页
介绍了基于FPGA的任意分频系数的分频器的设计,该分频器能实现分频系数和占空比均可以调节的3类分频:整数分频、小数分频和分数分频。所有分频均通过VHDL语言进行了编译并且给出了仿真图。本设计中的分频器没有竞争冒险,可移植性强,占用... 介绍了基于FPGA的任意分频系数的分频器的设计,该分频器能实现分频系数和占空比均可以调节的3类分频:整数分频、小数分频和分数分频。所有分频均通过VHDL语言进行了编译并且给出了仿真图。本设计中的分频器没有竞争冒险,可移植性强,占用的FPGA资源少。本设计在Al-tera公司的CycloneⅡ系列EP2C35型FPGA芯片中完全可实现,结果表明设计是正确和可行的。由于分频器应用非常广泛,故本设计具有很强的实用价值。 展开更多
关键词 fpga vhdl 分频器
下载PDF
基于FPGA的等占空比的整数分频器设计 被引量:3
6
作者 于彤 马社祥 郭琨 《天津理工大学学报》 2008年第5期86-88,共3页
在复杂逻辑电路设计中,经常会需要多个不同频率的信号,因而系统本身的震荡源就不能满足设计的要求.本文给出了一种可以实现等占空比任意整数的分频方法,并以8分频和9分频为例,介绍了在QUARTUS软件下,利用VHDL硬件描述语言来设计分频器... 在复杂逻辑电路设计中,经常会需要多个不同频率的信号,因而系统本身的震荡源就不能满足设计的要求.本文给出了一种可以实现等占空比任意整数的分频方法,并以8分频和9分频为例,介绍了在QUARTUS软件下,利用VHDL硬件描述语言来设计分频器的方法.程序通过仿真和测试,实验结果符合设计要求. 展开更多
关键词 vhdl fpga 分频器 等占空比
下载PDF
一种新的基于FPGA的小数分频器的参数化设计 被引量:4
7
作者 王建荣 李竹 汤洪明 《太原科技大学学报》 2007年第3期191-194,共4页
介绍了一种改进的基于FPGA小数分频器的分频原理及电路设计,采用了模块化和参数化的设计方法,利用半整数和整数双模代替原有的整数双模来综合实现小数分频器,由该方案设计的小数分频器,在硬件成本几乎没有增加的情况下,抖动、理论同步... 介绍了一种改进的基于FPGA小数分频器的分频原理及电路设计,采用了模块化和参数化的设计方法,利用半整数和整数双模代替原有的整数双模来综合实现小数分频器,由该方案设计的小数分频器,在硬件成本几乎没有增加的情况下,抖动、理论同步周期、最大误差性能方面都有所提高,因此可以广泛应用于数字电路的系统设计中。 展开更多
关键词 fpga vhdl 分频器 抖动
下载PDF
FPGA在速示器中控制功能的实现 被引量:1
8
作者 张忠华 张红漫 《测控技术》 CSCD 北大核心 2009年第8期98-100,共3页
速示器是心理学领域中的重要实验仪器之一。速示器呈现刺激信息时间的长短决定了它的使用价值,时间越短其使用价值越高。采用FPGA技术来控制速示器的呈现刺激信息的时间,就可以做到大大缩短刺激信息的呈现时间,从而提高速示器的使用价... 速示器是心理学领域中的重要实验仪器之一。速示器呈现刺激信息时间的长短决定了它的使用价值,时间越短其使用价值越高。采用FPGA技术来控制速示器的呈现刺激信息的时间,就可以做到大大缩短刺激信息的呈现时间,从而提高速示器的使用价值。详细介绍了速示器的设计方案和FPGA在速示器中的具体应用,从而进一步阐述了FPGA在速示器中的控制功能的实现。 展开更多
关键词 速示器 fpga vhdl 分频器
下载PDF
基于FPGA的半整数分频器的设计 被引量:1
9
作者 高凡 贾磊磊 《科技信息》 2010年第19期133-134,共2页
简要介绍了FPGA器件的特点和应用范围,并以分频比为7.5的半整数分频器的设计为例,介绍了在MAX+plus Ⅱ开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。
关键词 vhdl fpga 数字逻辑电路设计 半整数分频器
下载PDF
一种基于FPGA的分频器实现 被引量:2
10
作者 贾米娜 《机械管理开发》 2006年第1期100-100,102,共2页
现场可编程门阵列FPGA是近年来迅速发展的可编程ASIC器件,介绍了FPGA的特点和应用范围,并用FPGA设计不同频率和同频率不同相位的分频器,其中FPGA采用VHDL语言编写。
关键词 fpga vhdl 分频器 频率 相位
下载PDF
基于FPGA的天线选通电路设计
11
作者 王传刚 栾宝宽 董茂林 《电子设计工程》 2015年第4期149-151,共3页
本文通过使用VHDL语言对FPGA进行编程实现了某天线选通电路的设计,设计输出了8路打通天线振子的脉冲信号,且打通脉冲信号的有效电平严格依次出现,满足了系统原理对电路功能的要求,并在电路设计过程中利用Quartus II软件对天线选通电路... 本文通过使用VHDL语言对FPGA进行编程实现了某天线选通电路的设计,设计输出了8路打通天线振子的脉冲信号,且打通脉冲信号的有效电平严格依次出现,满足了系统原理对电路功能的要求,并在电路设计过程中利用Quartus II软件对天线选通电路进行了前期的功能仿真。 展开更多
关键词 fpga vhdl 选通电路 分频
下载PDF
计数器的VHDL设计与实现 被引量:7
12
作者 王凤英 崔国玮 +1 位作者 邸建红 颉新春 《现代电子技术》 2007年第9期114-116,共3页
介绍了具有使能和清零作用的一位十六进制计数器的组成及其工作原理,论述了基于VHDL语言和FPGA芯片的数字系统的设计思想和实现过程,应用Max+PlusⅡ10.1工具软件和EDA实验箱实现了计数器的功能。通过对设计结果的系统仿真波形分析,验证... 介绍了具有使能和清零作用的一位十六进制计数器的组成及其工作原理,论述了基于VHDL语言和FPGA芯片的数字系统的设计思想和实现过程,应用Max+PlusⅡ10.1工具软件和EDA实验箱实现了计数器的功能。通过对设计结果的系统仿真波形分析,验证了计数器设计的正确性。 展开更多
关键词 vhdl fpga 计数器 分频器 数码管
下载PDF
基于VHDL的半整数分频器的设计 被引量:6
13
作者 林海波 《电子与封装》 2005年第9期38-40,33,共4页
本文介绍了VHDL语言的产生、特点和程序设计的基本语法结构。并以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plusⅡ开发软件下,利用VHDL硬件描述语言设计数字逻辑电路的过程和方法。
关键词 vhdl CPLD/fpga 数字逻辑电路设计 半整数分频器
下载PDF
半整数分频器的VHDL设计
14
作者 林海波 《长春工程学院学报(自然科学版)》 2003年第3期60-62,共3页
介绍了VHDL语言的产生、特点和程序设计的基本语法结构 ,并以分频比为 2 .5的半整数分频器的设计为例 ,介绍了在MAX +plusⅡ 10 .0开发软件下 。
关键词 vhdl CPLD/fpga 数字逻辑电路设计 半整数分频器
下载PDF
基于VHDL的全数字分数分频器设计 被引量:7
15
作者 尹辉炳 张涛 《科学技术与工程》 2006年第12期1609-1611,1616,共4页
介绍了全数字化的分数分频器的两种设计方法,分析了它们的特点,然后采用VHDL硬件描述语言设计了全数字化的分数分频器,并且给出了设计任意分数分频器的方法。
关键词 vhdl fpga/CPLD分数分频器
下载PDF
占空比为50%的数控分频器设计及实现
16
作者 徐尚中 牛玲 《现代计算机(中旬刊)》 2011年第6期74-76,共3页
针对FPGA外部时钟信号过高的特点,在分析偶数分频和奇数分频的基础上,采用VHDL设计一种占空比为50%的数控分频器,并在QuartusⅡ环境下进行仿真实验。实验结果表明,设计方案是可行的,具有很强的实用价值。
关键词 数控分频 vhdl fpga 仿真
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部