期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的2M误码测试仪设计
1
作者 段颖妮 《电子元器件应用》 2009年第8期52-57,共6页
根据2M误码测试仪的系统整体功能要求,给出了基于FPGA的2M误码测试仪的系统硬件架构和核心控制器FPGA内核的设计框架,重点介绍了系统硬件结构中E1接口的设计方法和软件中的系统时钟模块、测试序列发生模块、位同步信号提取模块和帧同步... 根据2M误码测试仪的系统整体功能要求,给出了基于FPGA的2M误码测试仪的系统硬件架构和核心控制器FPGA内核的设计框架,重点介绍了系统硬件结构中E1接口的设计方法和软件中的系统时钟模块、测试序列发生模块、位同步信号提取模块和帧同步信号检测模块的FPGA设计方法。同时以Altera的QuartusⅡ软件为开发平台,给出了部分模块的仿真波形图。 展开更多
关键词 2M误码测试仪 E1接口 fpga内核设计 VHDL编程
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部