期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的2M误码测试仪设计
1
作者
段颖妮
《电子元器件应用》
2009年第8期52-57,共6页
根据2M误码测试仪的系统整体功能要求,给出了基于FPGA的2M误码测试仪的系统硬件架构和核心控制器FPGA内核的设计框架,重点介绍了系统硬件结构中E1接口的设计方法和软件中的系统时钟模块、测试序列发生模块、位同步信号提取模块和帧同步...
根据2M误码测试仪的系统整体功能要求,给出了基于FPGA的2M误码测试仪的系统硬件架构和核心控制器FPGA内核的设计框架,重点介绍了系统硬件结构中E1接口的设计方法和软件中的系统时钟模块、测试序列发生模块、位同步信号提取模块和帧同步信号检测模块的FPGA设计方法。同时以Altera的QuartusⅡ软件为开发平台,给出了部分模块的仿真波形图。
展开更多
关键词
2M误码测试仪
E1接口
fpga内核设计
VHDL编程
下载PDF
职称材料
题名
基于FPGA的2M误码测试仪设计
1
作者
段颖妮
机构
西安文理学院
出处
《电子元器件应用》
2009年第8期52-57,共6页
文摘
根据2M误码测试仪的系统整体功能要求,给出了基于FPGA的2M误码测试仪的系统硬件架构和核心控制器FPGA内核的设计框架,重点介绍了系统硬件结构中E1接口的设计方法和软件中的系统时钟模块、测试序列发生模块、位同步信号提取模块和帧同步信号检测模块的FPGA设计方法。同时以Altera的QuartusⅡ软件为开发平台,给出了部分模块的仿真波形图。
关键词
2M误码测试仪
E1接口
fpga内核设计
VHDL编程
分类号
TN911.22 [电子电信—通信与信息系统]
TN791 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的2M误码测试仪设计
段颖妮
《电子元器件应用》
2009
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部