期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于LM3881的FPGA电源时序控制电路设计
1
作者 李辉 高宁 +1 位作者 丁光洲 任永宏 《集成电路应用》 2023年第6期38-40,共3页
阐述FPGA的电源系统设计中时序控制芯片LM3881的应用,以Virtex-7 FPGA电源系统为例,给出了不同电源的时序电路设计案例,验证了理论分析和设计方法。
关键词 电路设计 时序控制 周期可调 fpga电源
下载PDF
SPARTAN-3 FPGA的功耗估算与电源IC设计
2
作者 周盛华 何允灵 《单片机与嵌入式系统应用》 2007年第12期9-11,共3页
针对大容量、低功耗SPARTAN-3系列FPGA电源的需求,论述其电源系统的设计,主要包括功耗估算、电源IC的选型及其PCB设计、去耦电容和旁路电容的设计,并提出了PCB分层和电源分割应遵循的一般原则。
关键词 fpga电源 SPARTAN-3 电源分布系统 PDS XPower
下载PDF
A Novel Verification Development Platform for Passive UHF RFID Tag 被引量:1
3
作者 陈力颖 侯春萍 +3 位作者 毛陆虹 吴顺华 徐振梅 王振兴 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第11期1696-1700,共5页
This paper introduces a novel verification development platform for the passive UHF RFID tag,which is compatible with the ISO/IEC 18000-6B standard,operating in the 915MHz ISM band. This platform efficiently reduces t... This paper introduces a novel verification development platform for the passive UHF RFID tag,which is compatible with the ISO/IEC 18000-6B standard,operating in the 915MHz ISM band. This platform efficiently reduces the design and development time and cost, and implements a fast prototype design of the passive UHF RFID tag. It includes the RFID analog front end and the tag control logic, which is implemented in an Altera ACEX FPGA. The RFID analog front end, which is fabricated using a Chartered 0.35μm two-poly four-metal CMOS process, contains a local oscillator, power on reset circuit, matching network and backscatter, rectifier, regu- lator,AM demodulator, etc. The platform achieves rapid, flexible and efficient verification and development, and can also be fit for other RFID standards after changing the tag control logic in FPGA. 展开更多
关键词 verification development platform passive UHF RFID TAG fpga
下载PDF
并联DC/DC系统中高速无线通信接收装置的设计 被引量:5
4
作者 汪涛 刘升 葛芦生 《电源学报》 CSCD 北大核心 2018年第1期166-170,共5页
为了解决并联DC/DC控制系统中信息高频、单次传输量小的问题,就目前基带处理平台功能单一、灵活性差、运算效率低等问题,提出了一种改进型基带处理方案。该方案以FPGA+DSP为处理架构,依托高性能器件和高速接口搭建了基带处理平台。分别... 为了解决并联DC/DC控制系统中信息高频、单次传输量小的问题,就目前基带处理平台功能单一、灵活性差、运算效率低等问题,提出了一种改进型基带处理方案。该方案以FPGA+DSP为处理架构,依托高性能器件和高速接口搭建了基带处理平台。分别从基带处理和射频前端两个方面对无线通信系统接收装置进行硬件设计,重点研究基带处理DSP与FPGA的接口设计和零中频架构射频前端,通过FPGA对本地振荡器、A/D进行动态配置,采用基于BPSK的软件无线电平台,通过编写程序进行测试,结果验证了该方案满足科研要求,且具有一定的通用性和灵活性。 展开更多
关键词 并联DC/DC 现场可编程门阵列 零中频架构 DSP 基带处理
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部