-
题名一种基于ME算法的RS译码器VLSI高速实现方法
被引量:1
- 1
-
-
作者
马健
王卫民
-
机构
空军工程大学工程学院
-
出处
《电子科技》
2011年第4期17-19,共3页
-
文摘
针对ME算法VLSI结构进行了分析,提出ME算法的流水线及最小化VLSI结构,以满足数据处理速率不断提高的需求。并利用该算法实现结构设计了一种低资源占用率、低成本的高速RS译码器。逻辑综合及仿真结果表明,基于A ltera公司Cyc loneII系列FPGA的RS(255,239)译码器,工作时钟达210 MHz,可满足数据速率1.68 Gb.s-1的编译码要求。
-
关键词
RS码
ME算法
钱搜索算法
forney算法
-
Keywords
Reed-Solomon code
ME algorithm
Chien search algorithm
forney algorithm
-
分类号
TP301.6
[自动化与计算机技术—计算机系统结构]
-
-
题名一种高效RS编解码器的FPGA实现
被引量:2
- 2
-
-
作者
李晓飞
牟崧友
-
机构
南京邮电大学通信与信息工程学院
-
出处
《电视技术》
北大核心
2008年第12期32-34,45,共4页
-
文摘
提出了一种实现复杂度低、高效率的RS(204,188)编解码器的FPGA实现电路。整个FPGA设计分为RS编码器、Horner准则的伴随式计算、改进的BM算法、Chien搜索求根和Forney算法求差错幅值等5个模块,同时,总体电路采用了pipeline结构,有效提高了译码速率。选用Xilinx公司的Spartan3E系列XC3S500E芯片,译码时延242个时钟周期,使用FPGA资源186000门,译码性能与理论值一致,已用于特定无线图像传输系统。
-
关键词
Reed—Solomon码
现场可编程门阵列
改进BM算法
Chien搜索
forney算法
-
Keywords
Reed-Solomon code
FPGA
improved BM algorithm
Chien search
forney algorithm
-
分类号
TN762
[电子电信—电路与系统]
-
-
题名基于FPGA的RS(255,239)编译码器
被引量:1
- 3
-
-
作者
孟凯
-
机构
西安电子科技大学电子信息攻防对抗与仿真技术教育部重点实验室
-
出处
《电子科技》
2014年第8期33-35,39,共4页
-
文摘
RS(Reed-Solomon)编码是一种具有较强纠错能力的多进制BCH编码,其既可纠正随机错误,又可纠正突发错误。RS编译码器广泛应用于通信和存储系统,为解决高速存储器中数据可靠性的问题,文中提出了RS编码的实现方法,并对编码进行了时序仿真。仿真结果表明,该译码器可实现良好的纠错功能。
-
关键词
RS编译码
伽罗华域
BM算法
Chien搜索
forney算法
-
Keywords
RS encoding and decoding
galois field
BM algorithm
Chien search
forney algorithm
-
分类号
TN919.31
[电子电信—通信与信息系统]
-
-
题名Reed-Solomon编解码原理与FPGA实现
- 4
-
-
作者
周专
王锐
-
机构
中国航空无线电电子研究所
-
出处
《航空电子技术》
2009年第2期4-8,共5页
-
文摘
介绍了RS编码及解码原理和相关算法,然后采用改进的Berlekamp-Massey迭代算法、钱搜索算法以及Forney算法,在FPGA上实现了Reed-Solomon纠错译码算法。
-
关键词
REED-SOLOMON码
Berlekamp
Massey迭代算法
钱搜索算法
forney算法
-
Keywords
Reed-Solomon Code
Berlekamp-Massey
Chien-Search
forney algorithm
-
分类号
TN919.31
[电子电信—通信与信息系统]
-