期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
宽带低相噪频率综合器设计与实现 被引量:4
1
作者 李昂 于萌 朱康生 《电子科技》 2015年第7期54-55,59,共3页
为满足某雷达信号设计要求,文中基于国产小数锁相环芯片GM4704产生7.12-9.12 GHz的信号,采用传统的PLL方式产生,低相位噪声、低杂散的频率综合器。同时,给出了设计过程并对相关的设计参数进行分析,应用相关的PLL仿真软件对环路滤波器进... 为满足某雷达信号设计要求,文中基于国产小数锁相环芯片GM4704产生7.12-9.12 GHz的信号,采用传统的PLL方式产生,低相位噪声、低杂散的频率综合器。同时,给出了设计过程并对相关的设计参数进行分析,应用相关的PLL仿真软件对环路滤波器进行仿真设计,通过实际电路测试,相位噪声达到-97 d Bc/Hz@1 k Hz与理论计算较接近,杂散达到-70 d B。 展开更多
关键词 频率合成器 宽带 低相噪 PLL gm4704
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部