期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA+DSP的嵌入式GPS数字接收机系统设计
被引量:
9
1
作者
胡锐
薛晓中
+1 位作者
孙瑞胜
徐志伟
《中国惯性技术学报》
EI
CSCD
北大核心
2009年第2期187-190,共4页
介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的...
介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的基带相关器和用户接口设计,并结合高速DSP的数字信号处理和丰富的片上外围设备实现接收机的信号处理、导航解算及系统间各部分的无缝连接。系统测试结果说明该数字GPS接收机具有功耗低、体积小、集成度高、工作性能稳定的特点。
展开更多
关键词
嵌入式
gps数字接收机
数字
信号处理器(DSP)
现场可编程逻辑门阵列(FPGA)
系统设计
下载PDF
职称材料
题名
基于FPGA+DSP的嵌入式GPS数字接收机系统设计
被引量:
9
1
作者
胡锐
薛晓中
孙瑞胜
徐志伟
机构
南京理工大学动力工程学院
上海船舶设备研究所
出处
《中国惯性技术学报》
EI
CSCD
北大核心
2009年第2期187-190,共4页
基金
“863计划”资助项目(2009AA12Z321)
文摘
介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的基带相关器和用户接口设计,并结合高速DSP的数字信号处理和丰富的片上外围设备实现接收机的信号处理、导航解算及系统间各部分的无缝连接。系统测试结果说明该数字GPS接收机具有功耗低、体积小、集成度高、工作性能稳定的特点。
关键词
嵌入式
gps数字接收机
数字
信号处理器(DSP)
现场可编程逻辑门阵列(FPGA)
系统设计
Keywords
embedded
gps
digital receiver
digital signal processor
field-programmable gate arrays
system design
分类号
U666.1 [交通运输工程—船舶及航道工程]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA+DSP的嵌入式GPS数字接收机系统设计
胡锐
薛晓中
孙瑞胜
徐志伟
《中国惯性技术学报》
EI
CSCD
北大核心
2009
9
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部