期刊文献+
共找到207篇文章
< 1 2 11 >
每页显示 20 50 100
基于FPGA的HDB4设计与实现
1
作者 王善斌 孟庆志 《科技创新与应用》 2023年第36期43-46,共4页
该文通过对HDB3编码后连零数太少、传输效率低的特点,提出一种基于FPGA的HDB4编译码实现方法,并给出用Modelsim的仿真波形,完成硬件电路的设计和测试。HDB4(四阶高密度双极性)码具有无直流分量、连零个数不超过4个、传输效率高、便于提... 该文通过对HDB3编码后连零数太少、传输效率低的特点,提出一种基于FPGA的HDB4编译码实现方法,并给出用Modelsim的仿真波形,完成硬件电路的设计和测试。HDB4(四阶高密度双极性)码具有无直流分量、连零个数不超过4个、传输效率高、便于提取时钟信号等特点,采用该方法设计的HDB4编码器已应用于相关实验中。 展开更多
关键词 FPGA hdb4编码 Modelsim仿真 Verilog HDL 设计与实现
下载PDF
AMI/HDB3在位同步实验教学中的探讨与分析
2
作者 王善斌 贾鹏 《移动信息》 2023年第8期92-94,共3页
文中阐述了AMI/HDB3在实际通信系统中应用位置、编译码规则、使用AMI/HDB3的原因及编译码的具体实现方法,提出了HDB4,HDB5及HDB6等概念与编码规则,并用FPGA仿真实现了AMI/HDB3编译码。
关键词 AMI/hdb3 FPGA 位同步 实验教学
下载PDF
利用FPGA实现HDB3编解码功能 被引量:5
3
作者 朱勤为 唐宁 赵明剑 《电子设计工程》 2009年第12期76-79,共4页
HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出Verilog HDL语言的实现方法和仿真波形,完成硬件... HDB3(三阶高密度双极性)码具有无直流分量、低频成分少、连零个数不超过3个、便于提取时钟信号等特点。通过对HDB3编解码原理进行分析和研究,提出一种基于FPGA的HDB3编解码实现方法,给出Verilog HDL语言的实现方法和仿真波形,完成硬件电路的设计和测试,采用该方法设计的HDB3编解码器已应用于相关实验设备中。 展开更多
关键词 hdb3编码 hdb3解码 FPGA VERILOG HDL
下载PDF
HDB_3编译码器的优化设计与实现 被引量:6
4
作者 张巧文 朱仲杰 +1 位作者 梁丰 戴迎珺 《西南交通大学学报》 EI CSCD 北大核心 2008年第1期25-28,76,共5页
针对现有HDB3(三阶高密度双极性)编码器中存在编码复杂、输出延时长等缺陷,提出了一种基于分组编码、统一极性判断和位置极性判断的HDB3编码器快速设计方法,并相应提出了基于极性判别的快速译码设计方法,避免了译码过程中的取代节检测.... 针对现有HDB3(三阶高密度双极性)编码器中存在编码复杂、输出延时长等缺陷,提出了一种基于分组编码、统一极性判断和位置极性判断的HDB3编码器快速设计方法,并相应提出了基于极性判别的快速译码设计方法,避免了译码过程中的取代节检测.在QuartusⅡ5.1下的仿真结果表明,提出的编译码方法具有消耗资源少、工作速度快的优点,与现有方法相比,编码和译码占用的逻辑单元数分别减少25%和40%,扇出数分别减少29.4%和50.9%.经实际测试,编译码器功能正确,可用于实际电路中. 展开更多
关键词 hdb3码 VHDL 编译码器 极性判别
下载PDF
一种基于FPGA技术的HDB3译码器的设计 被引量:7
5
作者 蒋青 吕翊 《微电子学》 CAS CSCD 北大核心 2007年第2期298-300,304,共4页
分析了HDB3译码器的原理,提出了一种基于FPGA技术的HDB3译码器的快速实现方法。在此基础上,选用Max+plus II平台和Altera公司MAX7000器件EPM7096LC68芯片,设计实现了一个串行输入、串行输出的HDB3译码器。实践证明,此方法具有设计简单... 分析了HDB3译码器的原理,提出了一种基于FPGA技术的HDB3译码器的快速实现方法。在此基础上,选用Max+plus II平台和Altera公司MAX7000器件EPM7096LC68芯片,设计实现了一个串行输入、串行输出的HDB3译码器。实践证明,此方法具有设计简单、快速、高效和实时性强等特点。 展开更多
关键词 hdb3译码器 Max+plus FPGA
下载PDF
HDB3编译码及其在Cyclone Ⅱ FPGA的实现研究 被引量:7
6
作者 李丰波 鞠晓东 卢俊强 《国外电子测量技术》 2010年第5期28-31,共4页
为提高电缆测井数据传输的性能,提出一种基于HDB3码并利用CycloneⅡ系列FPGA的编、译码系统设计方案。详细分析了编译码的原理与实现方法,并在编译码实现过程中采用双相码来表示相应的码元,可以快速便捷地识别取代码,同时也解决了FPGA... 为提高电缆测井数据传输的性能,提出一种基于HDB3码并利用CycloneⅡ系列FPGA的编、译码系统设计方案。详细分析了编译码的原理与实现方法,并在编译码实现过程中采用双相码来表示相应的码元,可以快速便捷地识别取代码,同时也解决了FPGA只能处理单极性电平的问题。在译码时特意先提取极性信息,故只需用一组移位寄存器来存放输入码流。最后给出了对应的仿真结果,并成功应用于石油测井领域的电缆测井数据通信系统研究装置中。 展开更多
关键词 hdb3 FPGA 编码技术 数据通信 VHDL
下载PDF
分布式超媒体系统HDB的设计与实现 被引量:2
7
作者 胡晓峰 老松扬 +1 位作者 李国辉 吴玲达 《小型微型计算机系统》 CSCD 北大核心 1995年第10期18-25,共8页
超媒体技术是建立多媒体信息之间的联系、支持各类应用存取多媒体信息的有效手段。本文介绍了超媒体系统HDB的总体设计思想和体系结构,包括宏文献与分布化操作、超媒体与数据库结合、数据存取形式等,并讨论了系统实现时的一些问题。
关键词 分布式 多媒体 超媒体系统 hdb 设计
下载PDF
基于FPGA的HDB3编解码器设计 被引量:10
8
作者 吴海涛 陈英俊 梁迎春 《微计算机信息》 北大核心 2008年第17期236-238,共3页
分析了HDB3编解码原理,提出了一种适合于在现场可编程门阵列FPGA上实现的HDB3编译码器的硬件实现方案,在FPGA上完成了布局布线和时序仿真,最后给出了仿真和实验结果。结果表明该方案切实可行,编译码器运行稳定可靠,已用于实际项目中。
关键词 hdb3编解码 FPGA VHDL
下载PDF
SDH中HDB3编解码电路的FPGA实现 被引量:5
9
作者 崔洲涓 胡辽林 《光通信技术》 CSCD 北大核心 2011年第3期40-42,共3页
SDH传输系统中,为了使传输波形便于提取定时信息和检错,选择HDB3码。通过Verilog HDL编写程序代码,在Quartus Ⅱ 9.0环境下,完成了布局布线和时序仿真,给出了仿真结果,选用ALTERA公司的CycloneⅢ系列FPGA芯片,实验结果与理论输出值一致。
关键词 hdb3码 FPGA SDH VERILOG HDL
下载PDF
基于VHDL的数字基带信号HDB_3调制解调器仿真实现 被引量:3
10
作者 夏平 向学军 万钧力 《三峡大学学报(自然科学版)》 CAS 2007年第2期147-149,166,共4页
在实际的数字基带通信系统中,为使信息在基带信道中顺利传输,必须选择合适的基带信号,HDB3基带信号是常选信号之一.针对数字基带传输系统中HDB3信号的特点,采用基于CPLD/FPGA的VHDL语言,在Max+plusII的环境中,实现HDB3数字基带信号的调... 在实际的数字基带通信系统中,为使信息在基带信道中顺利传输,必须选择合适的基带信号,HDB3基带信号是常选信号之一.针对数字基带传输系统中HDB3信号的特点,采用基于CPLD/FPGA的VHDL语言,在Max+plusII的环境中,实现HDB3数字基带信号的调制、解调器.仿真结果表明,实现的HDB3基带信号调解器,系统简单、可靠,通过此系统能够方便地将原始信息流转换成HDB3基带信号. 展开更多
关键词 数字通信系统 数字基带信号 FPGA hdb3码
下载PDF
基于FPGA的HDB3编解码电路的实现 被引量:2
11
作者 车嵘 刘波 曹剑中 《电子器件》 CAS 2007年第6期2148-2151,共4页
为了满足无线信道中传输码型无直流分量、较少低频分量,以及便于提取定时信息和具有检错能力等要求,选择了三阶高密度双极性码(HDB3).介绍了HDB3码的编解码原理,分析了HDB3码较其它码型所具有的优势,结合可编程逻辑器件集成度高,速度快... 为了满足无线信道中传输码型无直流分量、较少低频分量,以及便于提取定时信息和具有检错能力等要求,选择了三阶高密度双极性码(HDB3).介绍了HDB3码的编解码原理,分析了HDB3码较其它码型所具有的优势,结合可编程逻辑器件集成度高,速度快,功耗低的特点,选用ALTERA公司的Cyclone系列FPGA芯片EP1C3T100进行HDB3编解码电路的实现.通过仿真,观察到电路各点的仿真输出波形与HDB3码的理论输出值一致.该方法可满足实际的通信系统传输要求,具有实际应用价值. 展开更多
关键词 无线传输 码型选择 hdb3 FPGA
下载PDF
基于SYSTEMVIEW的HDB3码编码器实验设计 被引量:4
12
作者 黄葆华 吕晶 《实验室研究与探索》 CAS 2008年第4期27-30,共4页
HDB3码是一种应用广泛的线路传输码。作者根据HDB3码的编码规则设计了硬件编码器,并在SYSTEMVIEW仿真软件平台上构建了仿真实验系统。仿真结果表明,设计正确,电路实现较为简便。可用于通信原理教学的课堂演示和设计性实验。
关键词 SYSTEMVIEW hdb3码编码器实验系统 硬件编码器
下载PDF
基于FPGA的HDB3编码一种简单实现 被引量:2
13
作者 解武 杨蕊 邵欣 《应用科技》 CAS 2007年第5期16-19,共4页
HDB3码(3阶高密度双极性码)保持AM I码极性反转的特点,减少了连0串的长度,有利于提取定时信息.通过对HDB3码编码原理的分析,提出一种基于FPGA的编码方法,并给出了VHDL语言的实现方法及仿真波形.此方法采用2位二进制码实现,在插入破坏符... HDB3码(3阶高密度双极性码)保持AM I码极性反转的特点,减少了连0串的长度,有利于提取定时信息.通过对HDB3码编码原理的分析,提出一种基于FPGA的编码方法,并给出了VHDL语言的实现方法及仿真波形.此方法采用2位二进制码实现,在插入破坏符号的同时始终保持极性反转,简化了编程步骤,运行速度快,延时相对较小.由于FPGA具有重复可编程的特点,因而灵活性高,调试方便,且开发成本低,运行稳定可靠. 展开更多
关键词 hdb3编码 FPGA(可编程逻辑器件) VHDL(硬件描述语言)
下载PDF
基于VHDL语言的HDB3编译码器的一种实现方法 被引量:1
14
作者 王素珍 王涛 《内蒙古师范大学学报(自然科学汉文版)》 CAS 2006年第3期300-303,307,共5页
针对复杂大规模可编程器件的特点,提出了一种新的HDB 3编译码器的实现方法.在Quartus 2.1开发软件环境下,采用硬件编程语言VHDL,实现了HDB 3编译码器的设计,经过仿真验证,其功能符合HDB 3编译码的要求.
关键词 hdb3编译码 在系统可编程技术 VHDL语言
下载PDF
用ISP器件实现HDB3码的实验设计 被引量:1
15
作者 王素珍 王涛 吕佩举 《实验室研究与探索》 CAS 2007年第5期47-50,共4页
提出了一种采用ISP大规模可编程器件实现高密度HDB3码的一种实验方法。该方法在Quartus2.1开发软件环境下,应用VHDL语言,采用ALTERA公司的在系统可编程器件EPM7064SCL44-5,在实验室实现了HDB3码,结果符合高密度HDB3码的要求。
关键词 hdb3码 取代节 在系统可编程器件
下载PDF
基于SystemView的HDB3码译码器实验设计 被引量:2
16
作者 黄葆华 吕晶 《实验室研究与探索》 CAS 北大核心 2010年第7期123-126,共4页
HDB3码是通信原理课程教学中重点学习的一种数字基带传输码。根据HDB3的译码原理设计了译码器实现电路,并在SystemView平台上构建了仿真实验系统。结果表明,该译码器设计正确,电路实现较为简便,可用于通信原理教学的课堂演示和设计性实... HDB3码是通信原理课程教学中重点学习的一种数字基带传输码。根据HDB3的译码原理设计了译码器实现电路,并在SystemView平台上构建了仿真实验系统。结果表明,该译码器设计正确,电路实现较为简便,可用于通信原理教学的课堂演示和设计性实验等。 展开更多
关键词 hdb3码译码器实验系统 SYSTEMVIEW
下载PDF
高密度双极性3零(HDB3)码型变换电路设计 被引量:1
17
作者 李勇 卢威 《煤炭技术》 CAS 北大核心 2009年第9期38-40,共3页
为了解决高速长距离通信技术中的衰减、抗干扰及误码等技术问题,设计了基于CD22103和CD4052等集成芯片的HDB3码型变换电路。首先,利用专用集成芯片CD22103完成AMI/HDB3编译码功能,然后将输出的信号通过CD4052实现单-双极性信号的变化,在... 为了解决高速长距离通信技术中的衰减、抗干扰及误码等技术问题,设计了基于CD22103和CD4052等集成芯片的HDB3码型变换电路。首先,利用专用集成芯片CD22103完成AMI/HDB3编译码功能,然后将输出的信号通过CD4052实现单-双极性信号的变化,在对AMI/HDB3码进行译码之前,采用整流电路将信号经双/单极性变换得到相应的正极性信号和负极性信号再送译码芯片。HDB3码型变换电路很好的完成了NRZ码和HDB3码相互转换,利用HDB3码型传输克服了以往AMI码型传输的缺点,实验测出输出信号波形、频谱符合理论要求,满足了实际的通信系统传输要求。 展开更多
关键词 编码 译码 hdb3 抗干扰 衰减
下载PDF
HDB3码的ISP技术实现研究 被引量:2
18
作者 尹立贤 吴再华 《现代电子技术》 2008年第5期176-178,共3页
在系统可编程(ISP)技术消除了传统电子设计的一系列弊病,带来数字电路与系统设计手段的革新,大大加快了大规模集成电路的应用和研究,是现代工程师必须掌握的理想工具之一。基于ISP技术现代电子设计平台和开发软件,首先简述运用ISP技术实... 在系统可编程(ISP)技术消除了传统电子设计的一系列弊病,带来数字电路与系统设计手段的革新,大大加快了大规模集成电路的应用和研究,是现代工程师必须掌握的理想工具之一。基于ISP技术现代电子设计平台和开发软件,首先简述运用ISP技术实现HDB3码编码的基本原理及方法,然后基于ISP技术现代电子设计平台和开发软件,实现了HDB3编解码电路的硬件配置和功能仿真设计。 展开更多
关键词 ISP技术 hdb3 编码 解码
下载PDF
HDB_3编码器ASIC的设计 被引量:1
19
作者 梁晓琳 殷严刚 王小华 《现代电子技术》 2013年第6期133-135,共3页
在数字通信领域中,HDB3码是一种非常适合在基带信号传输系统中传输的码型,并保持了AMI的优点。为了满足用户的需求,提高通信系统工作稳定性,HDB3编码器专用集成电路(ASIC)集成了插"V"、插"B"和"V"码极性... 在数字通信领域中,HDB3码是一种非常适合在基带信号传输系统中传输的码型,并保持了AMI的优点。为了满足用户的需求,提高通信系统工作稳定性,HDB3编码器专用集成电路(ASIC)集成了插"V"、插"B"和"V"码极性纠正模块,通过仿真和硬件验证,它可以有效消除传输信号中的直流成分和很小的低频成分,可以实现基带信号在基带信道中直接传输与提取,同时能很好地提取定时信号。 展开更多
关键词 基带信号 hdb3编码器 门电路 ASIC
下载PDF
基于HDB_3编码的长线传输信号矫正算法研究 被引量:2
20
作者 刘超 李欣 《微计算机信息》 北大核心 2007年第02X期108-109,160,共3页
无中继长线传输会出现信宿端信号严重失真的现象,矫正器是长线传输系统中的重要一环。本文提出一种对长线传输系统中HDB_3编码的失真信号进行矫正的算法。该算法采用先进先出队列并结合HDB_3编码规律进行码元矫正。最后给出了仿真结果... 无中继长线传输会出现信宿端信号严重失真的现象,矫正器是长线传输系统中的重要一环。本文提出一种对长线传输系统中HDB_3编码的失真信号进行矫正的算法。该算法采用先进先出队列并结合HDB_3编码规律进行码元矫正。最后给出了仿真结果。结果表明,误判率得到有效控制。 展开更多
关键词 基带传输系统 hdb3 编码 信号失真 矫正
下载PDF
上一页 1 2 11 下一页 到第
使用帮助 返回顶部