期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于SRIO总线的高性能嵌入式并行处理模型研究 被引量:1
1
作者 罗殊彦 朱怡安 +1 位作者 王子芃 王仲轩 《西北工业大学学报》 EI CAS CSCD 北大核心 2017年第6期1059-1063,共5页
针对嵌入式系统所处理任务日益复杂,难以满足安全关键任务的执行时间需求问题,提出了一种高性能嵌入式并行处理模型(HPEPPM)。模型可分为3层。底层传输层通过使用SRIO(serial rapid I/O)总线,替代传统的以太网进行板间通信,以提高传输效... 针对嵌入式系统所处理任务日益复杂,难以满足安全关键任务的执行时间需求问题,提出了一种高性能嵌入式并行处理模型(HPEPPM)。模型可分为3层。底层传输层通过使用SRIO(serial rapid I/O)总线,替代传统的以太网进行板间通信,以提高传输效率,降低通信延迟。中间层为MPI接口层,使用MPI协议进行并行处理,以加快任务执行时间。最上层为应用层,用于执行具体的任务。通过执行HPL测试程序的方式,对模型进行了多个指标的测试,测试结果优于传统模式。 展开更多
关键词 高性能嵌入式系统 并行处理模型 SRIO总线 MPI hpeppm
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部