期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
MP860层次式并行超级计算机的设计和实现
被引量:
2
1
作者
张瀛
黄巍
+1 位作者
马群生
李三立
《计算机学报》
EI
CSCD
北大核心
1998年第S1期230-232,234-236,共6页
并行处理技术是现代计算机领域提供超级计算的关键技术,在设计紧耦合并行处理系统时围绕着处理器和存储器为中心产生了多种不同的并行处理体系结构.本文介绍了以i80860XPCPU为基础的MP860并行系统:一种异构型层次式的多处理器系统....
并行处理技术是现代计算机领域提供超级计算的关键技术,在设计紧耦合并行处理系统时围绕着处理器和存储器为中心产生了多种不同的并行处理体系结构.本文介绍了以i80860XPCPU为基础的MP860并行系统:一种异构型层次式的多处理器系统.该系统设计中具有32个i80860XP处理器,其峰值速度可达32亿次/秒.本文具体讨论了多处理器总线问题、存储器Cache一致性问题,以及MP860并行系统提供的并行编程环境.
展开更多
关键词
层次式井行处理系统
cache
一致性
总线仲裁
交叉开关
并行编程环境
下载PDF
职称材料
题名
MP860层次式并行超级计算机的设计和实现
被引量:
2
1
作者
张瀛
黄巍
马群生
李三立
机构
清华大学计算机科学与技术系
出处
《计算机学报》
EI
CSCD
北大核心
1998年第S1期230-232,234-236,共6页
基金
国家攀登计划
文摘
并行处理技术是现代计算机领域提供超级计算的关键技术,在设计紧耦合并行处理系统时围绕着处理器和存储器为中心产生了多种不同的并行处理体系结构.本文介绍了以i80860XPCPU为基础的MP860并行系统:一种异构型层次式的多处理器系统.该系统设计中具有32个i80860XP处理器,其峰值速度可达32亿次/秒.本文具体讨论了多处理器总线问题、存储器Cache一致性问题,以及MP860并行系统提供的并行编程环境.
关键词
层次式井行处理系统
cache
一致性
总线仲裁
交叉开关
并行编程环境
Keywords
hierarchical parallel system
,
cache coherence
,
bus arbitrator
,
crossbar
,
parallel programming environment
分类号
TP338.6 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
MP860层次式并行超级计算机的设计和实现
张瀛
黄巍
马群生
李三立
《计算机学报》
EI
CSCD
北大核心
1998
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部