-
题名高清视频编码芯片架构设计挑战及多目标性能评价模型
- 1
-
-
作者
殷海兵
张小芸
高志勇
-
机构
中国计量学院信息工程学院
上海交通大学数字媒体处理与传输重点实验室
-
出处
《计算机应用与软件》
CSCD
北大核心
2012年第10期14-16,98,共4页
-
基金
国家自然科学基金项目(60802025)
浙江自然科学基金项目(Y1110114
+1 种基金
Y12F010100)
复旦大学ASIC实验室开放课题(10KF010)
-
文摘
FPGA和ASIC是高清视频编码器较合适的实现平台,视频编码芯片架构设计面临着较多挑战,包括吞吐量巨大、外存带宽极高、硬件资源消耗大、数据依赖阻塞正常流水、多目标性能较难均衡等。高清视频编码芯片架构设计需和算法优化相结合,以实现多个目标参数之间均衡,如何评价硬件架构的多目标性能,是首先要解决的问题。在分析芯片架构设计面临挑战、典型关注的多目标性能基础上,提出多目标性能参数的度量方法,对多个目标参数进行合理映射和归一化处理,并首次提出多目标性能评价模型。基于此模型,对主流的高清H.264/AVC编码芯片架构的多目标性能进行了评价和比较。该研究对于优化H.264/AVC及新一代HEVC编码芯片架构有着重要的参考价值。
-
关键词
高清视频编码
硬件架构
多目标性能
-
Keywords
high definition video encoding hardware architecture multiple target performance
-
分类号
TP3
[自动化与计算机技术—计算机科学与技术]
-