期刊文献+
共找到731篇文章
< 1 2 37 >
每页显示 20 50 100
Sensitivity analysis of distributed parameter elements in high-speed circuit networks
1
作者 Lei DOU Zhiquan WANG 《控制理论与应用(英文版)》 EI 2007年第1期53-56,共4页
This paper presents an analysis method, based on MacCormack's technique, for the evaluation of the time domain sensitivity of distributed parameter elements in high-speed circuit networks. Sensitivities can be calcul... This paper presents an analysis method, based on MacCormack's technique, for the evaluation of the time domain sensitivity of distributed parameter elements in high-speed circuit networks. Sensitivities can be calculated from electrical and physical parameters of the distributed parameter elements. The proposed method is a direct numerical method of time-space discretization and does not require complicated mathematical deductive process. Therefore, it is very convenient to program this method. It can be applied to sensitivity analysis of general transmission lines in linear or nonlinear circuit networks. The proposed method is second-order-accurate. Numerical experiment is presented to demonstrate its accuracy and efficiency. 展开更多
关键词 Sensitivity analysis Distributed parameter Multiconductor transmission fines high-speed circuit networks MacCormack method
下载PDF
ANALYSIS OF THE TRANSMISSION PROPERTIES OF TAPERED MUTLICONDUCTOR INTERCONNECTING BUSES IN HIGH-SPEED INTEGRATED CIRCUITS
2
作者 王秉中 《Journal of Electronics(China)》 1994年第1期22-27,共6页
Analysis approach and formulas for the transmission properties of uniform multicon-ductor interconnecting buses in high-speed integrated circuits are presented in this article. And further, by using a network approach... Analysis approach and formulas for the transmission properties of uniform multicon-ductor interconnecting buses in high-speed integrated circuits are presented in this article. And further, by using a network approach, a tapered bus system can be analyzed as a set of cascaded uniform buses with slightly different strip widths. Obtained results are in good agreement with the experimental data. 展开更多
关键词 high speed integrated circuit INTERCONNECTION TRANSMISSION LINES Network SCATTERING PARAMETER
下载PDF
THE NEW SUPER-HIGH-SPEED DIGITAL CIRCUIT BASED ON LINEAR AND-OR GATES
3
作者 王守觉 石寅 +1 位作者 吴训威 金瓯 《Journal of Electronics(China)》 1995年第4期289-297,共9页
The paper reveals the relation between the linear AND-OR gate and the emitter function logic. With theoretic calculation and PSPICE simulation, the paper proves that the linear AND-OR gates can work at super-high-spee... The paper reveals the relation between the linear AND-OR gate and the emitter function logic. With theoretic calculation and PSPICE simulation, the paper proves that the linear AND-OR gates can work at super-high-speed and can be multi-cascaded. On the basis of analyzing the high-speed switch units which coordinate with linear AND-OR gates, two kinds of emitter coupled logic circuits are designed. The paper also discusses the design principles of super-high-speed digital circuits, and some examples of combinational and sequential circuits using linear AND-OR gate are given. 展开更多
关键词 LINEAR AND-OR gate Super-high-speed digital circuitS DYL(Duo YUAN Logic it means MULTICELL type LOGIC circuitS
下载PDF
Effects of current waveform parameters during droplet transfer on spatter in high speed waveform controlled Short-circuiting GMAW 被引量:4
4
作者 吕小青 曹彪 +1 位作者 曾敏 黄增好 《China Welding》 EI CAS 2005年第2期121-124,共4页
Aim at improving the stability of the Short-circuiting Gas Metal Arc Welding (GMAW-S) process for the enhanced speed usage, effects of current waveform parameters during short-term on the welding stability have been... Aim at improving the stability of the Short-circuiting Gas Metal Arc Welding (GMAW-S) process for the enhanced speed usage, effects of current waveform parameters during short-term on the welding stability have been investigated by experimental method. The welding power source used for the research is an inverter with a special current waveform control. It is shown that the spatter decreases at first then increases with each increase of the low current period, current increase rate and the maximum current limit. The test results are provided for welding of 1 mm and 3 mm mild steel at speed of 1.2 m/min. The stable GMA W-S process under high speed welding condition has been achieved by optimizing the parameters. 展开更多
关键词 gas metal arc welding short circuit arc current waveform control high speed welding SPATTER
下载PDF
A Novel High-Performance Lekage-Tolerant, Wide Fan-In Domino Logic Circuit in Deep-Submicron Technology
5
作者 Ajay Dadoria Kavita Khare +1 位作者 T. K. Gupta R. P. Singh 《Circuits and Systems》 2015年第4期103-111,共9页
As technology shrinks in modern era the demand on high speed, low power consumption and small chip area in microprocessors is come into existence. In this paper we have presented a new class of domino circuit design f... As technology shrinks in modern era the demand on high speed, low power consumption and small chip area in microprocessors is come into existence. In this paper we have presented a new class of domino circuit design for low power consumption, faster circuit speed and high performance. Due to wide fan-in domino logic, its logic gate suffer from noise sensitivity, if we improve sensitivity, sub-threshold and gate oxide leakage current dominate in evaluation network, which increases the power consumption and reduces the performance of the circuit. The proposed circuit improves the dynamic power consumption and reduces the delay which improves the speed of the circuit. Simulation is performed in BISM4 Cadence environment at 65 nm process technology, with supply voltage 1 V at 100 MHz frequency and bottleneck operating temperature of 27&deg;C with CL = 1 fF. From the result average power improvement by proposed circuit 1 & 2 for 8 input OR gate is 10.1%, 15.28% SFLD, 48.56%, 51.49% CKD, 55.17%, 57.71% HSD and improvement of delay is 1.10%, 12.76% SFLD, 19.13%, 28.63% CKD, 4.32%, 15.59% HSD, 19.138%, 44.25% DFD respectively. 展开更多
关键词 high speed Integrated circuit Dynamic LOGIC circuit UNITY Noise Gain (UNG) DOMINO LOGIC circuit Noise Immunity
下载PDF
多线并行轨道电路电容耦合干扰机理研究
6
作者 傅宗纯 李捷 《科技资讯》 2024年第12期60-62,共3页
高速铁路车站并行股道多,应用场景复杂,在三线并行情况下,中间股道易受两旁线路的电磁干扰影响。当2条线路均与中间股道同向时,中间股道所受电容耦合干扰为2条线路干扰之和,且邻线耦合电容越大,干扰亦越强。为减少多线并行邻线间的电容... 高速铁路车站并行股道多,应用场景复杂,在三线并行情况下,中间股道易受两旁线路的电磁干扰影响。当2条线路均与中间股道同向时,中间股道所受电容耦合干扰为2条线路干扰之和,且邻线耦合电容越大,干扰亦越强。为减少多线并行邻线间的电容耦合干扰,可采取改变线路相对布局、采用屏蔽等设计措施,确保高速铁路车站轨道电路工作的稳定性和可靠性。 展开更多
关键词 高速铁路 多线并行 轨道电路 邻线干扰 电容耦合
下载PDF
一种基于MIPI D-PHY物理层的高速比较器 被引量:1
7
作者 张欣瑶 黄尊恺 +3 位作者 汪辉 田犁 汪宁 封松林 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第3期360-366,共7页
基于MIPI D-PHY物理层传输协议,文章设计一种高速低功耗的自偏置比较器电路,并对电路进行理论分析和仿真验证。该高速比较器总体结构由二级运放构成:共栅极和共源极以及工作在线性区的NMOS管组成第1级放大结构;电流源作负载的四管运放... 基于MIPI D-PHY物理层传输协议,文章设计一种高速低功耗的自偏置比较器电路,并对电路进行理论分析和仿真验证。该高速比较器总体结构由二级运放构成:共栅极和共源极以及工作在线性区的NMOS管组成第1级放大结构;电流源作负载的四管运放组成第2级放大结构。差分信号通过NMOS源极进行输入,提升信号的共模电压接收范围。电路结构中无额外电流源偏置,提高数据传输速率的同时减小了功耗。基于SMIC 0.18μm CMOS工艺设计,采用1.8 V电压供电,仿真结果表明:高速比较器能准确接收低共模电平的差分信号,直流增益为37.4 dB,传输速率达到2.5 Gb/s,功耗达到326μW/(Gb/s),可以接收到差分信号的共模电平范围为30~330 mV。 展开更多
关键词 移动产业处理器接口(MIPI) 高速接收电路 MIPI D-PHY物理层 CMOS图像传感器 高速比较器
下载PDF
面向数据中心的超高速光模块板级信号完整性研究
8
作者 钟光诚 雷从彪 +1 位作者 姜宇轩 谢亮 《光通信研究》 北大核心 2024年第5期83-91,共9页
【目的】人工智能的高速发展对数据中心算力提出了更高的要求。光模块作为数据中心光/电互连的核心器件,其设计也将迎来巨大挑战。随着光模块速率的不断提升,信号完整性问题成为制约光模块性能不可忽视的瓶颈。因此为了设计出满足数据... 【目的】人工智能的高速发展对数据中心算力提出了更高的要求。光模块作为数据中心光/电互连的核心器件,其设计也将迎来巨大挑战。随着光模块速率的不断提升,信号完整性问题成为制约光模块性能不可忽视的瓶颈。因此为了设计出满足数据中心光互连,特别是高性能计算场景速率要求的超高速光模块,需要对光模块内部高速链路进行优化设计。【方法】文章以一款双密度4通道小型可插拔(QSFP-DD)光模块设计方案为例,对光模块中影响信号完整性的因素进行了仿真优化。具体工作为,从理论角度分析了链路上引起信号完整性问题的部分,如过孔和球栅阵列(BGA)焊球,并讨论了优化这些性能的改进方法。特别是分析了针对50 GHz以上频段信号传输的优化方法,使高速链路能实现超高速4阶电平脉冲幅度调制(PAM4)信号低损耗传输。另外,还研究了整体高速通道的传输性能,并利用4端口矢量网络分析仪进行了测试。【结果】研究结果表明,该设计方案能够达到所需的传输带宽并且能有效削弱谐振。全通道仿真结果显示所有通道传输带宽内回波损耗低于-15 dB,插入损耗低于3 dB,可实现224 Gbit/s PAM4信号低损耗传输,同时测试结果与仿真结果基本相符,证明文章所提设计方案能满足数据中心高速光互连对光模块速率的需求。【结论】文章所提光模块信号完整性设计方法对今后超高速光模块设计具有重要的指导意义,同时也可以为其他各类高速电路设计提供参考。 展开更多
关键词 数据中心光互连 高速电路 信号完整性 双密度4通道小型可插拔光模块 电磁仿真
下载PDF
基于协同优化策略和人工蜂群算法的轨道电路邻线干扰防护研究 被引量:2
9
作者 代萌 《中国铁道科学》 EI CAS CSCD 北大核心 2024年第1期178-189,共12页
高速铁路车站运营场景复杂,易引发轨道电路邻线干扰,造成信号误解码和误显示,影响列车安全高效运行。基于空间耦合和传导耦合原理,根据高速铁路轨道电路特点和结构,分别建立传输线路阻抗平衡和不平衡条件下的复杂场景邻线干扰计算模型;... 高速铁路车站运营场景复杂,易引发轨道电路邻线干扰,造成信号误解码和误显示,影响列车安全高效运行。基于空间耦合和传导耦合原理,根据高速铁路轨道电路特点和结构,分别建立传输线路阻抗平衡和不平衡条件下的复杂场景邻线干扰计算模型;考虑机车动态运行条件,完成最不利情况下邻线干扰量值的定量计算,并利用ANSYS平台完成计算结果的有限元仿真验证;针对邻线干扰还受到发送电平等级、补偿电容数量和容值、线路并行长度、道床电阻、分路电阻、线路间距等参数叠加和相互制约的影响,采用人工蜂群(Artificial Bee Colony,ABC)智能算法,提出基于多参数协同优化策略的邻线干扰防护对策,给出各参数相应最优取值及其对信干比(Signal-to-Interference Ratio,SIR)影响重要度。结果表明:邻线干扰量值超过车载机车信号灵敏度将导致解码错误;应用提出的防护对策对现场邻线干扰工程案例中线路并行长度和发送电平等参数进行优化,SIR可提升14.6 dB。研究结论可用于高速铁路轨道电路配置及优化实践,为防护邻线干扰提供工程参考和分析验证。 展开更多
关键词 高速铁路 轨道电路 邻线干扰 人工蜂群算法 干扰防护 协同优化
下载PDF
高速铁路动车组主断路器转换阀射流噪声模拟分析及其降噪措施
10
作者 张超 姜赞 +2 位作者 王俊峰 刘郑森 王俊勇 《城市轨道交通研究》 北大核心 2024年第4期90-94,99,共6页
[目的]高速铁路动车组主断路器转换阀的射流噪声非常高,严重影响了旅客的乘坐舒适性,因此有必要研究有效的降噪措施。[方法]进行了转换阀射流噪声的现场试验,测得其噪声高达96 dB,且呈现明显的间歇性与脉冲性。采用大涡模拟方法建立了... [目的]高速铁路动车组主断路器转换阀的射流噪声非常高,严重影响了旅客的乘坐舒适性,因此有必要研究有效的降噪措施。[方法]进行了转换阀射流噪声的现场试验,测得其噪声高达96 dB,且呈现明显的间歇性与脉冲性。采用大涡模拟方法建立了转换阀射流噪声仿真数学模型,选取四种不同形状的喷口,计算得到了这四种喷口的流场速度云图。将射流流场计算结果导入LMS.Virtual.Lab软件,采用声学边界元方法模拟计算这四种喷口的射流声场,并将计算得到的四种喷口1/3倍频程频谱的模拟值与试验实测值进行对比。选取了既有的四种工业消声器,以及研发的新型结构复合材料消声器,对转换阀的降噪效果进行测试。[结果及结论]转换阀因断开主断路器而产生射流噪声。转换阀射流噪声与排气口形状密切相关,射流噪声为中高频噪声。五种消声器均能显著降低转换阀射流噪声,新型结构复合材料消声器的降噪效果最好,其降噪量可达20 dB。 展开更多
关键词 高速铁路 动车组 主断路器 转换阀 射流噪声 降噪措施
下载PDF
基于多导体传输线的高速铁路站内机车信号邻线干扰研究
11
作者 刘希高 杨世武 《铁道学报》 EI CAS CSCD 北大核心 2024年第10期76-85,共10页
ZPW-2000系列轨道电路广泛应用于高速铁路区间及站内,其中站内邻线干扰问题较为复杂。为防止高速铁路站内机车信号邻线干扰导致CTCS-2和CTCS-3级列控系统车载设备误动作的情况,对站内邻线干扰的分析是非常必要的。基于多导体传输线微分... ZPW-2000系列轨道电路广泛应用于高速铁路区间及站内,其中站内邻线干扰问题较为复杂。为防止高速铁路站内机车信号邻线干扰导致CTCS-2和CTCS-3级列控系统车载设备误动作的情况,对站内邻线干扰的分析是非常必要的。基于多导体传输线微分方程,推导多导体传输线的阻抗差分方程和导纳差分方程。在多导体传输线差分方程的基础上,进一步建立包括轨道区段、发送设备和接收设备等的轨道电路邻线干扰模型,并对比现场数据和仿真数据,验证模型的正确性。最后,通过对机车信号邻线干扰模型的计算仿真,研究区段并行长度、线路间距、线路角度、道砟电阻和功放电压等因素对于机车信号邻线干扰数值的影响规律,主要结论为:对于同向载频干扰,机车信号干扰电流最大值随着线路间距和线路角度增大而逐渐减小,设计时线路间距不宜小于5 m,合理设置道岔区段可降低干扰;随着功放电压和道砟电阻增大而逐渐增大,设计时应采用低功放电压设计和当地可能达到的最大道砟电阻。 展开更多
关键词 高速铁路 轨道电路 多导体传输线 机车信号 邻线干扰
下载PDF
济南地铁3号线牵引系统高速断路器控制电路优化
12
作者 张许 赵显超 赵燕娜 《城市轨道交通研究》 北大核心 2024年第3期245-247,252,共4页
[目的]济南地铁3号线运营初期,在操作高速断路器闭合时,多次偶发性报出高速断路器闭合故障。为了提高列车运行可靠性,需对该线路牵引系统高速断路器控制电路进行优化。[方法]根据3号线列车高速断路器闭合故障发生时的相关指令及器件状态... [目的]济南地铁3号线运营初期,在操作高速断路器闭合时,多次偶发性报出高速断路器闭合故障。为了提高列车运行可靠性,需对该线路牵引系统高速断路器控制电路进行优化。[方法]根据3号线列车高速断路器闭合故障发生时的相关指令及器件状态,结合高速断路器控制逻辑原理对高速断路器偶发性无法闭合故障原因进行分析,并提出优化措施。[结果及结论]高速断路器闭合故障原因为:高速断路器在闭合控制过程中,其线圈两端产生的感应电动势使得高速断路器合闸功率不足,导致高速断路器偶发性无法闭合。优化措施为:通过在高速断路器线圈两端接入续流二极管,抑制高速断路器线圈产生的感应电动势。采取上述优化措施后,未再次发生因感应电动势导致的高速断路器无法闭合故障,有效提升了列车运行的可靠性。 展开更多
关键词 地铁 牵引系统 高速断路器 控制电路
下载PDF
基于HyperLynx的电信号串扰仿真分析
13
作者 王强 王杨 +2 位作者 赵目龙 娄立新 王祎帆 《汽车文摘》 2024年第4期44-50,共7页
在高速数字电路中,电信号串扰是影响信号完整性的一个主要因素。针对近端电信号串扰噪声和远端电信号串扰噪声进行理论建模,借助信号完整性仿真工具HyperLynx进行仿真分析,研究攻击线与受害线的间距、耦合长度、信号线到参考平面的介质... 在高速数字电路中,电信号串扰是影响信号完整性的一个主要因素。针对近端电信号串扰噪声和远端电信号串扰噪声进行理论建模,借助信号完整性仿真工具HyperLynx进行仿真分析,研究攻击线与受害线的间距、耦合长度、信号线到参考平面的介质层厚度、信号上升沿及下降沿速率对于电信号串扰的影响。仿真结果表明:合理的设计可以有效抑制电信号串扰,进而提高电路信号完整性。 展开更多
关键词 高速电路 HYPERLYNX 信号完整性 电信号串扰 仿真
下载PDF
基于ATE的高速DAC射频参数SFDR测试技术优化
14
作者 沈锺杰 张一圣 +1 位作者 孔锐 王建超 《现代电子技术》 北大核心 2024年第2期16-20,共5页
利用集成电路自动测试设备(ATE)测试高速DAC射频参数时,由于ATE测试板PCB走线较长、损耗较大以及机台提供的信号抖动比实装大等原因,导致ATE上高速DAC射频参数测试指标低于实装测试值。为此,文中介绍DAC电路的工作原理和测试方法;其次... 利用集成电路自动测试设备(ATE)测试高速DAC射频参数时,由于ATE测试板PCB走线较长、损耗较大以及机台提供的信号抖动比实装大等原因,导致ATE上高速DAC射频参数测试指标低于实装测试值。为此,文中介绍DAC电路的工作原理和测试方法;其次为解决上述问题,对测试码的生成以及PCB的布局等进行一系列改进,并将改进前后的测试值与典型值进行对比。结果表明,改进措施成效显著,大大优化了高速DAC射频参数的测试指标,使得SFDR等高频DAC动态类参数指标接近或达到实装测试值。 展开更多
关键词 集成电路 自动测试设备(ATE) 高速数模转换器 射频参数 SFDR参数 测试码 PCB测试板
下载PDF
乳化煤油制备及浮选石墨的实验研究
15
作者 康文泽 张星达 +1 位作者 赵亮 陈新江 《黑龙江科技大学学报》 CAS 2024年第5期763-769,共7页
为了研究乳化煤油对石墨浮选效果的影响,采用高速搅拌法,分别用Tween 80、Span 80制备了两种乳化煤油并分析其浮选效果。结果表明:制备乳化煤油的最佳参数是搅拌器转速4 500 r/min,搅拌时间8 min,Tween 80为乳化剂时,添加量1%,油水比1∶... 为了研究乳化煤油对石墨浮选效果的影响,采用高速搅拌法,分别用Tween 80、Span 80制备了两种乳化煤油并分析其浮选效果。结果表明:制备乳化煤油的最佳参数是搅拌器转速4 500 r/min,搅拌时间8 min,Tween 80为乳化剂时,添加量1%,油水比1∶1.5;Span 80为乳化剂时,添加量2%,油水比1∶0.5;Tween 80乳化煤油与Span 80乳化煤油相比,乳液的粒径更小,分散性更好,两种乳化煤油均有良好的稳定性;粗精矿浮选实验与矿石开路实验中,两种乳化煤油的浮选效果明显优于煤油,在获得相同精矿回收率时,乳化煤油粗精矿浮选的节油率超过40%,矿石开路实验的节油率为25%,Tween 80乳化煤油浮选效果略好于Span 80乳化煤油。 展开更多
关键词 乳化煤油 浮选 高速搅拌 开路实验
下载PDF
应用于红外大面阵数据传输的接口电路设计
16
作者 陈方清 《红外》 CAS 2024年第2期28-35,共8页
红外大面阵(2560×2048)数字读出电路对芯片数据接口有高速、低功耗、强驱动能力的需求。采用0.18μm互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺设计了4∶1并串转换电路、电平转换电路以及采用预加... 红外大面阵(2560×2048)数字读出电路对芯片数据接口有高速、低功耗、强驱动能力的需求。采用0.18μm互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺设计了4∶1并串转换电路、电平转换电路以及采用预加重技术的低压差分信号(Low Voltage Differential Signal,LVDS)驱动器电路。并串转换电路采用双沿采样的树形结构降低时钟频率,电平转换电路采用正反馈结构提升速度,LVDS驱动电路采用可编程电流大小的预加重副通路对主通路进行高频分量补偿,以保证驱动能力和提升高速信号的完整性。接口的数据传输速率可达到1 Gbit/s。当负载电容为2 pF时,一个通道的功耗为15.8 mW@1 Gbit/s;当负载电容为8 pF且打开预加重时,一个通道的功耗为19 mW@1Gbit/s,输出电压摆幅为350 mV,输出共模电平为1.21 V,LVDS驱动电路的所有参数均满足标准协议。 展开更多
关键词 高速接口电路 并串转换 低压差分信号 预加重
下载PDF
真空断路器结构与传动特性分析
17
作者 谢庆华 《内燃机与配件》 2024年第12期56-58,共3页
铁路构成了我国的基础设施框架,扮演着经济活动核心的角色,也是大众日常出行不可或缺的选择。在交通运输领域,铁路充当着坚强的支柱,确保其运行安全对民众、社会以及国家的利益至关重要。真空断路器作为铁路列车的重要高压设备,其地位... 铁路构成了我国的基础设施框架,扮演着经济活动核心的角色,也是大众日常出行不可或缺的选择。在交通运输领域,铁路充当着坚强的支柱,确保其运行安全对民众、社会以及国家的利益至关重要。真空断路器作为铁路列车的重要高压设备,其地位日益凸显。它不仅是确保铁路运输安全与高效的关键要素,还肩负着传递电能,运载动力的重任。真空断路器的结构安全和气动性能对铁路列车顺畅运作是极其关键的。 展开更多
关键词 高速铁路 真空断路器 结构 传动特性 分析
下载PDF
高速接口电路发送器的设计
18
作者 杨海玲 《集成电路应用》 2024年第5期6-7,共2页
阐述一种高速接口电路发送器的设计,采用分布式架构,包括输入数据接口、数据编码和调制模块、错误检测和纠正模块、缓冲和驱动模块,以及时钟和时序控制模块。通过该设计,能够实现高效可靠的数据传输。
关键词 高速接口电路 发送器 时序控制模块
下载PDF
关于高速铁路一体化轨道电路股道安全提升的探讨
19
作者 李进 《铁路通信信号工程技术》 2024年第6期13-22,共10页
目前国内高速铁路站内普遍采用与区间同制式的ZPW-2000型一体化轨道电路,部分车站股道采用一段轨道电路构成。当车站办理接车后,股道的轨道电路发送端将迎着列车进行发码为列车提供地面信息。如果列车在本站停稳并进行折返换端,当出站... 目前国内高速铁路站内普遍采用与区间同制式的ZPW-2000型一体化轨道电路,部分车站股道采用一段轨道电路构成。当车站办理接车后,股道的轨道电路发送端将迎着列车进行发码为列车提供地面信息。如果列车在本站停稳并进行折返换端,当出站信号未开放时,列车将可能错误收到临线轨道电路发送的信息,造成列车错误发车从而引发安全问题。提出新增外部继电电路方法,通过电路逻辑判断出列车进/出股道的时机,给出具体的列车尾部补码措施,从而满足列车进入股道后即可实现双端发码以解决问题。此方案仅在室内增加少量继电器,无室外工程量、无需更改列控软件,且可针对车站个别股道单独改造,改造过程易实施、对运输影响极小。可为高速铁路站内股道采用一体化轨道电路安全防护提升的解决思路提供参考。 展开更多
关键词 高速铁路 一体化轨道电路 股道安全防护
下载PDF
高速数字电路布局与布线优化算法分析
20
作者 杨保书 马晓锋 +1 位作者 徐尚军 马选林 《集成电路应用》 2024年第5期114-115,共2页
阐述一种综合考虑高速数字电路布局和布线的优化算法,该算法基于先进的启发式搜索技术,采用创新的优化策略。实验结果表明,在减小信号传输延迟的同时,能够显著降低功耗和减小布局面积。
关键词 高速数字电路 布局布线 优化算法 信号传输延迟
下载PDF
上一页 1 2 37 下一页 到第
使用帮助 返回顶部