期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
一种基于1394高速数据传输设备的设计 被引量:4
1
作者 甄国涌 张学彦 《中北大学学报(自然科学版)》 CAS 2007年第S1期57-59,共3页
设计了一种基于1394总线高速数据传输的设备,同时也介绍了高速串行总线1394的发展现状和协议结构,并重点讨论了传输系统的硬件和软件设计.经实验检验,证明了这种高速传输系统的可行性.并对其他通讯研究有一定的参考意义.
关键词 1394总线 串行总线 高速数据传输系统
下载PDF
基于三路同源时钟的TLK2711高速数传接口设计 被引量:2
2
作者 温超然 聂婷 +2 位作者 王晓峰 农深恺 黄良 《电子测量技术》 北大核心 2023年第11期173-178,共6页
随着卫星载荷相机的分辨率不断提升,其获取的图像数据量也迅速增加,如何将载荷数据高速且可靠地传输至后端设备处理是当前所需要解决的问题。本文在高速SERDES接口芯片TLK2711和三路同源时钟的工作原理上进行研究应用,针对星载TLK2711... 随着卫星载荷相机的分辨率不断提升,其获取的图像数据量也迅速增加,如何将载荷数据高速且可靠地传输至后端设备处理是当前所需要解决的问题。本文在高速SERDES接口芯片TLK2711和三路同源时钟的工作原理上进行研究应用,针对星载TLK2711高速数传链路中出现的传输误码等问题做出了分析,提出了一种基于三路同源时钟的高速数传接口设计,并对该高速数传接口具体设计做了详细描述。首先分析原始方案,即无外部参考时钟的FPGA向TLK2711输出时钟信号的缺点,并在原方案基础提出改进方案,在原电路基础上加入三路同源时钟为FPGA和TLK2711提供参考时钟。深入分析了误码率产生的原因及影响,从而提出了最佳相位检测和RS编码,并对其在高速数传接口应用的可行性进行了验证。对接口设计进行验证,实验结果表明,采用TLK2711高速数传接口可实现高达2.5 Gbit/s的数据传输,相比较于原始方案,基于三路同源时钟的TLK2711高速数传接口设计数据时钟抖动下降59.5%,采用的RS编码纠错能力强,使得CRC错误数大幅度降低,显著降低了误码率,硬件实现简单,增强了接口的工作稳定性。 展开更多
关键词 高速串行传输 高速数传接口 TLK2711 三路同源时钟 最佳相位检测 RS编码
下载PDF
一种基于AFDX的高速串行数据转换接口设计与实现 被引量:1
3
作者 张立辉 王红春 +1 位作者 刘智武 白杨 《电脑知识与技术(过刊)》 2015年第4X期192-194,共3页
该文从AFDX端系统与测控系统之间高速串行数据传输的需求出发,设计了一种基于AFDX的高速串行数据转换接口,实现AFDX数据到测控系统自定义数据的转换和传输。该设计利用FPGA内部的缓冲区资源,生成高速接口逻辑单元,通过外部LVDS接口进行... 该文从AFDX端系统与测控系统之间高速串行数据传输的需求出发,设计了一种基于AFDX的高速串行数据转换接口,实现AFDX数据到测控系统自定义数据的转换和传输。该设计利用FPGA内部的缓冲区资源,生成高速接口逻辑单元,通过外部LVDS接口进行数据的传输,大大提高了AFDX端系统的可用性。通过仿真和测试,验证了设计的有效性。 展开更多
关键词 FPGA AFDX 高速串行数据传输 LVDS
下载PDF
基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用 被引量:2
4
作者 李昱青 邱柯妮 +1 位作者 张伟功 徐远超 《电子技术应用》 北大核心 2015年第8期128-130,134,共4页
动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了... 动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了UM-BUS总线测试系统的PCIe2.0 x1通道的应用方案,设计并实现了基于FPGA的PCIe总线DMA数据传输方案。实验测试结果表明,实际传输速度可以稳定达到200 MB/s以上,完全满足总线测试系统中对数据传输速率的要求。 展开更多
关键词 PCIe总线 DMA数据传输 动态可重构高速串行总线 测试系统
下载PDF
一种基于ASI的高速数字传输板卡设计与实现
5
作者 张明 徐向辉 +1 位作者 崔鹏飞 倪崇 《科学技术与工程》 2009年第13期3826-3829,3839,共5页
介绍了一种基于ASI编码的高速数字传输接口设计方案。该传输接口利用CYPRESS公司的CY7B923和CY7B933芯片进行编码和解码;采用CPLD和FIFO相结合实现数据缓冲与转换的功能。编码产生的数据利用75欧姆阻抗匹配的同轴电缆进行传输,传输速率... 介绍了一种基于ASI编码的高速数字传输接口设计方案。该传输接口利用CYPRESS公司的CY7B923和CY7B933芯片进行编码和解码;采用CPLD和FIFO相结合实现数据缓冲与转换的功能。编码产生的数据利用75欧姆阻抗匹配的同轴电缆进行传输,传输速率最高可达400Mbps,是当前通用串口传输速度的几十倍。首先介绍ASI编码标准,接着介绍板卡的硬件设计方案和软件设计方案,最后给出板卡的实际应用实例。该接口板目前被用于某型号雷达中进行数据传输,表现出良好的稳定性和可靠性。 展开更多
关键词 ASI 串并转换 高速数据传输 雷达系统
下载PDF
基于USB的雷达回波模拟器数据传输接口设计
6
作者 耿世磊 黎向阳 赵志勇 《电子技术(上海)》 2008年第10期29-31,共3页
雷达回波数据量的不断增大和处理速度的不断提高,对雷达回波信号模拟器进行数据传输提出了越来越高的要求。本文从数据传输过程中所要求的便利性、准确性和高速性等特点出发,给出一种利用USB接口进行传输的设计方案并在软硬件方面加以实... 雷达回波数据量的不断增大和处理速度的不断提高,对雷达回波信号模拟器进行数据传输提出了越来越高的要求。本文从数据传输过程中所要求的便利性、准确性和高速性等特点出发,给出一种利用USB接口进行传输的设计方案并在软硬件方面加以实现,满足了大数据量快速传输的要求。 展开更多
关键词 雷达回波模拟器 串行通用总线 数据高速传输
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部