期刊文献+
共找到14篇文章
< 1 >
每页显示 20 50 100
布图CAD——模拟ASIC发展的关键
1
作者 杨杰 夏培邦 《微电子学》 CAS CSCD 1993年第6期17-23,共7页
本文强调布图CAD技术对发展模拟ASIC的重要性和必要性。简述通用电路布图CAD各阶段内容及其算法。着重讨论模拟ASIC布图的特殊性及其典型模式。
关键词 模拟电路 集成电路
下载PDF
浅谈“集成电路版图CAD”课程建设 被引量:8
2
作者 施敏 孙玲 +1 位作者 徐晨 景为平 《中国集成电路》 2007年第12期59-62,共4页
"集成电路版图CAD"课程是集成电路设计与微电子专业的一门重要的专业课。本文介绍了"集成电路版图CAD"课程建设和改革的实践和体会,提出了一些具体的想法和思路,着重对课程教学内容、教学体系的整合和优化、实验教... "集成电路版图CAD"课程是集成电路设计与微电子专业的一门重要的专业课。本文介绍了"集成电路版图CAD"课程建设和改革的实践和体会,提出了一些具体的想法和思路,着重对课程教学内容、教学体系的整合和优化、实验教学内容和教学方法进行了讨论,"一条主线、两个流程"贯穿实验教学,增强学生的工程实践技能,进而提高教学质量。 展开更多
关键词 集成电路版图cad 课程建设 教学改革 实验教学
下载PDF
版图电路节点提取及其压缩算法 被引量:1
3
作者 肖军 陈后鹏 林争辉 《微电子学》 CAS CSCD 北大核心 1999年第5期327-330,共4页
提出了一种版图电路节点提取及节点压缩算法。通过在工艺文件中设定节点生成过程。
关键词 版图提取 计算机辅助设计 节点提取 压缩算法
下载PDF
用边界元法提取VLSI版图电阻
4
作者 胡庆生 林争辉 汪晓岩 《微电子学》 CAS CSCD 1996年第6期363-367,共5页
介绍了VLSI版图验证中电阻提取的基本原理和主要方法,给出了一种新颖的基于边界元法的电阻提取算法。该算法采用变节点单元,较好地解决了实际问题中经常出现的角点问题。通过应用该算法对几个实例进行提取。
关键词 VLSI ic cad 版图验证 电阻提取 边界元法
下载PDF
一种有效的变线宽时钟布线算法
5
作者 李芝燕 严晓浪 《微电子学》 CAS CSCD 北大核心 1999年第3期164-168,共5页
针对时钟布线提出了一种有效的变线宽算法。该算法通过对时钟树中各树枝延迟敏感度的分析,选择总体最优的连线进行变线宽处理,使得时钟树的路径延迟最小化。在延迟优化后,为了使时钟偏差小于给定的约束,通过变线宽对各时钟汇点的延... 针对时钟布线提出了一种有效的变线宽算法。该算法通过对时钟树中各树枝延迟敏感度的分析,选择总体最优的连线进行变线宽处理,使得时钟树的路径延迟最小化。在延迟优化后,为了使时钟偏差小于给定的约束,通过变线宽对各时钟汇点的延迟进行合理的再分配,使延迟最大的时钟汇点延迟最小化,而延迟较小的路径延迟适当增加,以进一步改善时钟树延迟。实验结果表明,该算法有较高的运行效率,时钟树的路径延迟和时钟偏差得到了显著的改善。 展开更多
关键词 计算机辅助设计 变线宽 ic 时钟网布线
下载PDF
模拟集成电路版图中的对称检测与提取方法 被引量:4
6
作者 吕江崴 张有光 孙泉 《微电子学与计算机》 CSCD 北大核心 2008年第1期185-189,共5页
新一代模拟集成电路版图自动化系统在重用原有版图时,迫切需要提取其中的匹配设计信息,以保证其输出版图的质量。在角勾链数据结构的基础上,提出了新的对称检测、提取算法及数据结构。该算法检测出器件之间的对称关系,进一步提取出模块... 新一代模拟集成电路版图自动化系统在重用原有版图时,迫切需要提取其中的匹配设计信息,以保证其输出版图的质量。在角勾链数据结构的基础上,提出了新的对称检测、提取算法及数据结构。该算法检测出器件之间的对称关系,进一步提取出模块之间的对称关系,并将器件级和模块级对称关系及底层的角勾链结构以独特的数据结构统一存储。结果表明,该算法与数据结构能够有效地提取并表示设计者在版图中渗透的匹配设计思想,为版图的生成提供多级对称约束条件,从而有力地保证重用系统所输出的模拟版图的性能。 展开更多
关键词 模拟电路版图 计算机辅助设计 对称检测
下载PDF
实用版图压缩算法
7
作者 邵建华 方佳佶 +1 位作者 章开和 唐璞山 《微电子学》 CAS CSCD 1992年第1期41-45,共5页
本文给出了两种基于约束图的一维版图压缩算法,即完全约束图压缩算法和精简约束图压缩算法,并对两个算法的性能做了讨论;针对版图中较常用的曼哈顿多边形图形,文中还给出了相应的解决办法。
关键词 版图压缩 压缩算法 集成电路
下载PDF
基于C语言的半规整电路版图编译器的开发
8
作者 张建杰 杨之廉 《微电子学》 CAS CSCD 北大核心 1999年第4期235-240,共6页
讨论了用 C 语言描述半规整电路版图结构的基本方法,总结出由基本单元拼接出更大单元的基本步骤,形成了较为通用的半规整电路版图编译器的编制方法。采用这一方法,在设计好某一特定类型半规整电路的单元版图和整体结构后,可以比... 讨论了用 C 语言描述半规整电路版图结构的基本方法,总结出由基本单元拼接出更大单元的基本步骤,形成了较为通用的半规整电路版图编译器的编制方法。采用这一方法,在设计好某一特定类型半规整电路的单元版图和整体结构后,可以比较方便快速地构造出其对应的版图编译器。 展开更多
关键词 VLSI 版图 编译器 iccad
下载PDF
局域动态一维版图压缩算法及其实现
9
作者 刘晓文 尹达衡 《微电子学》 CAS CSCD 1992年第4期56-62,43,共8页
本文给出了一种基于设计规则检查之上的一维版图压缩算法——局部的动态的一维压缩算法RDOC。这是一种特别适合于物理版图的算法,该算法建立约束图的运算时间是线性的,较以前的阴影传播法、垂直平面扫描法快,提高了压缩效率;本文还介绍... 本文给出了一种基于设计规则检查之上的一维版图压缩算法——局部的动态的一维压缩算法RDOC。这是一种特别适合于物理版图的算法,该算法建立约束图的运算时间是线性的,较以前的阴影传播法、垂直平面扫描法快,提高了压缩效率;本文还介绍了为实现该算法而开发的用于单元级版图的压缩程序,它允许用户按其需要对设计规则进行放大或缩小。最后给出了标准单元的压缩实例。 展开更多
关键词 版图压缩 cad 电路布图 集成电路
下载PDF
版图压缩中的约束图模型及其生成算法
10
作者 陈福正 严晓浪 朱彭遐 《微电子学》 CAS CSCD 1992年第1期46-49,45,共5页
本文描述了在我们开发的二维版图压缩器中使用的约束图模型,它按照版图中各掩模层和派生层在电学特性或设计规则上的互相影响,把版图划分成若干个逻辑平面。先由各逻辑平面生成相应的约束图,再根据各逻辑平面生成的子约束图形成整个版... 本文描述了在我们开发的二维版图压缩器中使用的约束图模型,它按照版图中各掩模层和派生层在电学特性或设计规则上的互相影响,把版图划分成若干个逻辑平面。先由各逻辑平面生成相应的约束图,再根据各逻辑平面生成的子约束图形成整个版图的约束图。并利用改进的垂直平面扫描算法生成由约束图模型定义的约束图。 展开更多
关键词 版图压缩 约束图模型 cad 集成电路
下载PDF
基于BSG模型的BBL布局
11
作者 李翠超 严晓浪 于志伟 《微电子学》 CAS CSCD 北大核心 2000年第2期79-82,共4页
布局是 VLSI物理设计的关键步骤之一。对于一般的 BBL布局 ,一个基本问题是如何对布局问题的解进行有效的表示 ,文献 [1 ]提出了 BSG模型并对 non- slicing结构的 BBL布局进行了成功的表示。文章对 BSG模型进行了研究和实现 ,并在用模... 布局是 VLSI物理设计的关键步骤之一。对于一般的 BBL布局 ,一个基本问题是如何对布局问题的解进行有效的表示 ,文献 [1 ]提出了 BSG模型并对 non- slicing结构的 BBL布局进行了成功的表示。文章对 BSG模型进行了研究和实现 ,并在用模拟退火算法实现过程中进行了搜索策略的改进 。 展开更多
关键词 BSG VSLI BBL布局 集成电路
下载PDF
任意元胞Timing Driven初始布局算法研究及其实现
12
作者 金玲 《微电子学》 CAS CSCD 1993年第1期43-47,共5页
本文着重研究了在初始布局阶段考虑系统时延特性的任意元胞的初始布局算法。提出了一种新的线网加权算法,开发了自上而下的加权min-cut算法和自下而上的定位算法。这三个算法有机地结合成一个完整的任意元胞Timing Driven初始布局算法。
关键词 cad 任意元胞 集成电路 多层布线
下载PDF
一个电路版图自动设计系统
13
作者 王荣生 《微电子学与计算机》 CSCD 北大核心 1994年第1期43-45,共3页
本文描述一个电路版图的自动设计系统。它将具有高级设计描述的模块分解成规模较小、易处理的单元,通过对单元进行平面规划、合理安置和多次转换后,自动地产生这些单元版图的CIF文件。这是一个完全自动地将高级设计描述的电路转换... 本文描述一个电路版图的自动设计系统。它将具有高级设计描述的模块分解成规模较小、易处理的单元,通过对单元进行平面规划、合理安置和多次转换后,自动地产生这些单元版图的CIF文件。这是一个完全自动地将高级设计描述的电路转换成电路几何描述的过程. 展开更多
关键词 电路版图 自动化 设计
下载PDF
利用PCB设计工具进行集成电路版图设计
14
作者 孙庆 张尊侨 《微电子学》 CAS CSCD 1992年第5期54-57,共4页
如果EDA系统配置不全面,如何充分利用现有条件更好更快地完成集成电路的设计工作?本文介绍了我们利用PCB(印刷电路板)设计工具设计集成电路版图的方法,并以一个600门的数字电路为例加以说明。PCB设计与版图设计本是两种类型的工作,但在... 如果EDA系统配置不全面,如何充分利用现有条件更好更快地完成集成电路的设计工作?本文介绍了我们利用PCB(印刷电路板)设计工具设计集成电路版图的方法,并以一个600门的数字电路为例加以说明。PCB设计与版图设计本是两种类型的工作,但在某些条件下,将它们结合在一起可以充分利用计算机资源高效率地完成设计工作。希望本文在集成电路设计方法及充分利用计算机资源方面起到抛砖引玉的作用。 展开更多
关键词 版图设计 cad 印刷电路板 PCB
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部